Integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído

Detalhes bibliográficos
Autor(a) principal: Mainardes, Renan
Data de Publicação: 2016
Tipo de documento: Trabalho de conclusão de curso
Idioma: por
Título da fonte: Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
Texto Completo: http://repositorio.utfpr.edu.br/jspui/handle/1/27273
Resumo: Este trabalho propõe a integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído. Para se atingir tal objetivo é construída uma bancada com intuito de representar a arquitetura por meio de um sistema supervisório, inversores de frequência e dispositivos de campo. Toda aquisição de dados feita pelo sistema supervisório utiliza o protocolo Modbus RTU. Após o detalhamento do projeto da bancada, realiza-se três testes para validar a integração proposta. Esses testes visam demonstrar o funcionamento da comunicação serial, do regulador PID e da função softPLC do inversor de frequência. Posteriormente é realizada uma discussão sobre possíveis aplicações industriais e didáticas da arquitetura montada, bem como sugestões para trabalhos futuros.
id UTFPR-12_9e84099e7e321c57837b859e5e9b71d2
oai_identifier_str oai:repositorio.utfpr.edu.br:1/27273
network_acronym_str UTFPR-12
network_name_str Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
repository_id_str
spelling 2022-02-22T23:18:52Z2022-02-22T23:18:52Z2016-06-10MAINARDES, Renan. Integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído. 2016. Trabalho de Conclusão de Curso (Bacharelado em Engenharia Elétrica) - Universidade Tecnológica Federal do Paraná, Cornélio Procópio, 2016.http://repositorio.utfpr.edu.br/jspui/handle/1/27273Este trabalho propõe a integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído. Para se atingir tal objetivo é construída uma bancada com intuito de representar a arquitetura por meio de um sistema supervisório, inversores de frequência e dispositivos de campo. Toda aquisição de dados feita pelo sistema supervisório utiliza o protocolo Modbus RTU. Após o detalhamento do projeto da bancada, realiza-se três testes para validar a integração proposta. Esses testes visam demonstrar o funcionamento da comunicação serial, do regulador PID e da função softPLC do inversor de frequência. Posteriormente é realizada uma discussão sobre possíveis aplicações industriais e didáticas da arquitetura montada, bem como sugestões para trabalhos futuros.This work proposes the integration of frequency inverters in the architecture of a distributed control system. In order to achieve this objective a stand is built with the purpose of representing the architecture by using a supervisory system, frequency inverters and field devices. All the data acquisition by the supervisory system are made using Modbus RTU protocol. After the didactic stand project detailing, three tests are made in order to validate the proposed integration. These tests demonstrates the operation of the serial communication, the PID regulator and the softPLC function of the frequency inverter. After that, a discussion about possible industrial and didactic applications is made, as well as future works suggestions.porUniversidade Tecnológica Federal do ParanáCornelio ProcopioEngenharia ElétricaUTFPRBrasilCNPQ::ENGENHARIAS::ENGENHARIA ELETRICADispositivos de treinamento simuladoInversores elétricosSistemas de controle supervisórioSynthetic training devicesElectric invertersSupervisory control systemsIntegração de inversores de frequência na arquitetura de um sistema digital de controle distribuídoinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisCornélio ProcópioEndo, WagnerEndo, WagnerAgulhari, Cristiano MarcosSumar, Rodrigo RodriguesMainardes, Renaninfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))instname:Universidade Tecnológica Federal do Paraná (UTFPR)instacron:UTFPRORIGINALCP_COELT_2016_1_05.pdfCP_COELT_2016_1_05.pdfapplication/pdf3961003http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/27273/1/CP_COELT_2016_1_05.pdfc2174273cb1b0a073de8f6938423849bMD51LICENSElicense.txtlicense.txttext/plain; charset=utf-81290http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/27273/2/license.txtb9d82215ab23456fa2d8b49c5df1b95bMD52TEXTCP_COELT_2016_1_05.pdf.txtCP_COELT_2016_1_05.pdf.txtExtracted texttext/plain77536http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/27273/3/CP_COELT_2016_1_05.pdf.txtb9594c3906fe12dc36bf1a30841981beMD53THUMBNAILCP_COELT_2016_1_05.pdf.jpgCP_COELT_2016_1_05.pdf.jpgGenerated Thumbnailimage/jpeg1284http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/27273/4/CP_COELT_2016_1_05.pdf.jpg04c9f15c2989ade91b711718e679e651MD541/272732022-02-23 03:06:14.246oai:repositorio.utfpr.edu.br:1/27273TmEgcXVhbGlkYWRlIGRlIHRpdHVsYXIgZG9zIGRpcmVpdG9zIGRlIGF1dG9yIGRhIHB1YmxpY2HDp8OjbywgYXV0b3Jpem8gYSBVVEZQUiBhIHZlaWN1bGFyLCAKYXRyYXbDqXMgZG8gUG9ydGFsIGRlIEluZm9ybWHDp8OjbyBlbSBBY2Vzc28gQWJlcnRvIChQSUFBKSBlIGRvcyBDYXTDoWxvZ29zIGRhcyBCaWJsaW90ZWNhcyAKZGVzdGEgSW5zdGl0dWnDp8Ojbywgc2VtIHJlc3NhcmNpbWVudG8gZG9zIGRpcmVpdG9zIGF1dG9yYWlzLCBkZSBhY29yZG8gY29tIGEgTGVpIG5vIDkuNjEwLzk4LCAKbyB0ZXh0byBkZXN0YSBvYnJhLCBvYnNlcnZhbmRvIGFzIGNvbmRpw6fDtWVzIGRlIGRpc3BvbmliaWxpemHDp8OjbyByZWdpc3RyYWRhcyBubyBpdGVtIDQgZG8gCuKAnFRlcm1vIGRlIEF1dG9yaXphw6fDo28gcGFyYSBQdWJsaWNhw6fDo28gZGUgVHJhYmFsaG9zIGRlIENvbmNsdXPDo28gZGUgQ3Vyc28gZGUgR3JhZHVhw6fDo28gZSAKRXNwZWNpYWxpemHDp8OjbywgRGlzc2VydGHDp8O1ZXMgZSBUZXNlcyBubyBQb3J0YWwgZGUgSW5mb3JtYcOnw6NvIGUgbm9zIENhdMOhbG9nb3MgRWxldHLDtG5pY29zIGRvIApTaXN0ZW1hIGRlIEJpYmxpb3RlY2FzIGRhIFVURlBS4oCdLCBwYXJhIGZpbnMgZGUgbGVpdHVyYSwgaW1wcmVzc8OjbyBlL291IGRvd25sb2FkLCB2aXNhbmRvIGEgCmRpdnVsZ2HDp8OjbyBkYSBwcm9kdcOnw6NvIGNpZW50w61maWNhIGJyYXNpbGVpcmEuCgogIEFzIHZpYXMgb3JpZ2luYWlzIGUgYXNzaW5hZGFzIHBlbG8ocykgYXV0b3IoZXMpIGRvIOKAnFRlcm1vIGRlIEF1dG9yaXphw6fDo28gcGFyYSBQdWJsaWNhw6fDo28gZGUgClRyYWJhbGhvcyBkZSBDb25jbHVzw6NvIGRlIEN1cnNvIGRlIEdyYWR1YcOnw6NvIGUgRXNwZWNpYWxpemHDp8OjbywgRGlzc2VydGHDp8O1ZXMgZSBUZXNlcyBubyBQb3J0YWwgCmRlIEluZm9ybWHDp8OjbyBlIG5vcyBDYXTDoWxvZ29zIEVsZXRyw7RuaWNvcyBkbyBTaXN0ZW1hIGRlIEJpYmxpb3RlY2FzIGRhIFVURlBS4oCdIGUgZGEg4oCcRGVjbGFyYcOnw6NvIApkZSBBdXRvcmlh4oCdIGVuY29udHJhbS1zZSBhcnF1aXZhZGFzIG5hIEJpYmxpb3RlY2EgZG8gQ8OibXB1cyBubyBxdWFsIG8gdHJhYmFsaG8gZm9pIGRlZmVuZGlkby4gCk5vIGNhc28gZGUgcHVibGljYcOnw7VlcyBkZSBhdXRvcmlhIGNvbGV0aXZhIGUgbXVsdGljw6JtcHVzLCBvcyBkb2N1bWVudG9zIGZpY2Fyw6NvIHNvYiBndWFyZGEgZGEgCkJpYmxpb3RlY2EgY29tIGEgcXVhbCBvIOKAnHByaW1laXJvIGF1dG9y4oCdIHBvc3N1YSB2w61uY3Vsby4KRepositório de PublicaçõesPUBhttp://repositorio.utfpr.edu.br:8080/oai/requestopendoar:2022-02-23T06:06:14Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT)) - Universidade Tecnológica Federal do Paraná (UTFPR)false
dc.title.pt_BR.fl_str_mv Integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído
title Integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído
spellingShingle Integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído
Mainardes, Renan
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
Dispositivos de treinamento simulado
Inversores elétricos
Sistemas de controle supervisório
Synthetic training devices
Electric inverters
Supervisory control systems
title_short Integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído
title_full Integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído
title_fullStr Integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído
title_full_unstemmed Integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído
title_sort Integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído
author Mainardes, Renan
author_facet Mainardes, Renan
author_role author
dc.contributor.advisor1.fl_str_mv Endo, Wagner
dc.contributor.referee1.fl_str_mv Endo, Wagner
dc.contributor.referee2.fl_str_mv Agulhari, Cristiano Marcos
dc.contributor.referee3.fl_str_mv Sumar, Rodrigo Rodrigues
dc.contributor.author.fl_str_mv Mainardes, Renan
contributor_str_mv Endo, Wagner
Endo, Wagner
Agulhari, Cristiano Marcos
Sumar, Rodrigo Rodrigues
dc.subject.cnpq.fl_str_mv CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
topic CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
Dispositivos de treinamento simulado
Inversores elétricos
Sistemas de controle supervisório
Synthetic training devices
Electric inverters
Supervisory control systems
dc.subject.por.fl_str_mv Dispositivos de treinamento simulado
Inversores elétricos
Sistemas de controle supervisório
Synthetic training devices
Electric inverters
Supervisory control systems
description Este trabalho propõe a integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído. Para se atingir tal objetivo é construída uma bancada com intuito de representar a arquitetura por meio de um sistema supervisório, inversores de frequência e dispositivos de campo. Toda aquisição de dados feita pelo sistema supervisório utiliza o protocolo Modbus RTU. Após o detalhamento do projeto da bancada, realiza-se três testes para validar a integração proposta. Esses testes visam demonstrar o funcionamento da comunicação serial, do regulador PID e da função softPLC do inversor de frequência. Posteriormente é realizada uma discussão sobre possíveis aplicações industriais e didáticas da arquitetura montada, bem como sugestões para trabalhos futuros.
publishDate 2016
dc.date.issued.fl_str_mv 2016-06-10
dc.date.accessioned.fl_str_mv 2022-02-22T23:18:52Z
dc.date.available.fl_str_mv 2022-02-22T23:18:52Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv MAINARDES, Renan. Integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído. 2016. Trabalho de Conclusão de Curso (Bacharelado em Engenharia Elétrica) - Universidade Tecnológica Federal do Paraná, Cornélio Procópio, 2016.
dc.identifier.uri.fl_str_mv http://repositorio.utfpr.edu.br/jspui/handle/1/27273
identifier_str_mv MAINARDES, Renan. Integração de inversores de frequência na arquitetura de um sistema digital de controle distribuído. 2016. Trabalho de Conclusão de Curso (Bacharelado em Engenharia Elétrica) - Universidade Tecnológica Federal do Paraná, Cornélio Procópio, 2016.
url http://repositorio.utfpr.edu.br/jspui/handle/1/27273
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Universidade Tecnológica Federal do Paraná
Cornelio Procopio
dc.publisher.program.fl_str_mv Engenharia Elétrica
dc.publisher.initials.fl_str_mv UTFPR
dc.publisher.country.fl_str_mv Brasil
publisher.none.fl_str_mv Universidade Tecnológica Federal do Paraná
Cornelio Procopio
dc.source.none.fl_str_mv reponame:Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
instname:Universidade Tecnológica Federal do Paraná (UTFPR)
instacron:UTFPR
instname_str Universidade Tecnológica Federal do Paraná (UTFPR)
instacron_str UTFPR
institution UTFPR
reponame_str Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
collection Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
bitstream.url.fl_str_mv http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/27273/1/CP_COELT_2016_1_05.pdf
http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/27273/2/license.txt
http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/27273/3/CP_COELT_2016_1_05.pdf.txt
http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/27273/4/CP_COELT_2016_1_05.pdf.jpg
bitstream.checksum.fl_str_mv c2174273cb1b0a073de8f6938423849b
b9d82215ab23456fa2d8b49c5df1b95b
b9594c3906fe12dc36bf1a30841981be
04c9f15c2989ade91b711718e679e651
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
MD5
repository.name.fl_str_mv Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT)) - Universidade Tecnológica Federal do Paraná (UTFPR)
repository.mail.fl_str_mv
_version_ 1805923092198850560