Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC

Detalhes bibliográficos
Autor(a) principal: André Aziz Camilo de Araújo
Data de Publicação: 2014
Tipo de documento: Tese
Título da fonte: Portal de Dados Abertos da CAPES
Texto Completo: https://sucupira.capes.gov.br/sucupira/public/consultas/coleta/trabalhoConclusao/viewTrabalhoConclusao.jsf?popup=true&id_trabalho=1964300
id BRCRIS_91c1da23d53c127a7dfdc9543c96d4ab
network_acronym_str CAPES
network_name_str Portal de Dados Abertos da CAPES
dc.title.pt-BR.fl_str_mv Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC
title Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC
spellingShingle Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC
multiprocessador, prefetching, network-on-chip, coerência de cache.
multiprocessor, prefetching, network-on-chip, coherent cache.
André Aziz Camilo de Araújo
title_short Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC
title_full Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC
title_fullStr Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC
Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC
title_full_unstemmed Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC
Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC
title_sort Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC
topic multiprocessador, prefetching, network-on-chip, coerência de cache.
multiprocessor, prefetching, network-on-chip, coherent cache.
publishDate 2014
format doctoralThesis
url https://sucupira.capes.gov.br/sucupira/public/consultas/coleta/trabalhoConclusao/viewTrabalhoConclusao.jsf?popup=true&id_trabalho=1964300
author_role author
author André Aziz Camilo de Araújo
author_facet André Aziz Camilo de Araújo
dc.contributor.authorLattes.fl_str_mv http://lattes.cnpq.br/8447900618616965
dc.contributor.advisor1.fl_str_mv Edna Natividade Silva Barros
EDNA NATIVIDADE DA SILVA BARROS
dc.contributor.advisor1Lattes.fl_str_mv http://lattes.cnpq.br/6291354144339437
dc.publisher.none.fl_str_mv UNIVERSIDADE FEDERAL DE PERNAMBUCO
publisher.none.fl_str_mv UNIVERSIDADE FEDERAL DE PERNAMBUCO
instname_str UNIVERSIDADE FEDERAL DE PERNAMBUCO
dc.publisher.program.fl_str_mv CIÊNCIAS DA COMPUTAÇÃO
dc.description.course.none.fl_txt_mv CIÊNCIAS DA COMPUTAÇÃO
reponame_str Portal de Dados Abertos da CAPES
collection Portal de Dados Abertos da CAPES
spelling CAPESPortal de Dados Abertos da CAPESControle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoCControle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoCControle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoCControle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoCControle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoCControle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoCControle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoCmultiprocessador, prefetching, network-on-chip, coerência de cache.2014doctoralThesishttps://sucupira.capes.gov.br/sucupira/public/consultas/coleta/trabalhoConclusao/viewTrabalhoConclusao.jsf?popup=true&id_trabalho=1964300authorAndré Aziz Camilo de Araújohttp://lattes.cnpq.br/8447900618616965Edna Natividade Silva Barroshttp://lattes.cnpq.br/6291354144339437UNIVERSIDADE FEDERAL DE PERNAMBUCOUNIVERSIDADE FEDERAL DE PERNAMBUCOUNIVERSIDADE FEDERAL DE PERNAMBUCOCIÊNCIAS DA COMPUTAÇÃOCIÊNCIAS DA COMPUTAÇÃOPortal de Dados Abertos da CAPESPortal de Dados Abertos da CAPES
identifier_str_mv Araújo, André Aziz Camilo de. Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC. 2014. Tese.
dc.identifier.citation.fl_str_mv Araújo, André Aziz Camilo de. Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC. 2014. Tese.
_version_ 1741887765261320192