Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais

Detalhes bibliográficos
Autor(a) principal: Proença, Matheus Carpes
Data de Publicação: 2020
Tipo de documento: Trabalho de conclusão de curso
Idioma: por
Título da fonte: Repositório Institucional do UniCEUB
Texto Completo: https://repositorio.uniceub.br/jspui/handle/prefix/15106
Resumo: O transistor mono-elétron (SET) é um dispositivo de dimensões nanométricas, com características similares ao MOSFET, cuja concepção foi dada mediante a necessidade de superar as limitações impostas pelos fenômenos da mecânica quântica às arquiteturas de circuitos convencionais. Este artigo apresenta um estudo comparativo entre o desempenho das tecnologias CMOS e SET explorando suas vantagens e desvantagens no contexto de portas lógicas digitais. A análise foi dada por meio dos softwares de simulação de circuitos elétricos SIMON e LTspice para projetar os diferentes sistemas a partir de modelagens matemáticas amplamente utilizadas, representando de forma aproximada a influência dos efeitos quânticos nessas tecnologias
id CEUB_1a78f7795938b8b8746c0a0eac3f378f
oai_identifier_str oai:repositorio.uniceub.br:prefix/15106
network_acronym_str CEUB
network_name_str Repositório Institucional do UniCEUB
repository_id_str 2361
spelling Proença, Matheus Carpes2021-06-07T11:38:15Z2021-06-07T11:38:15Z20202021-05-31PROENÇA, Matheus Carpes. Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais. 2020. Monografia (Graduação em Engenharia da Computação) - Faculdade de Tecnologia e Ciências Sociais Aplicadas, Centro Universitário de Brasília, Brasília, 2020.https://repositorio.uniceub.br/jspui/handle/prefix/15106Diaz, Francisco Javier de ObaldiaO transistor mono-elétron (SET) é um dispositivo de dimensões nanométricas, com características similares ao MOSFET, cuja concepção foi dada mediante a necessidade de superar as limitações impostas pelos fenômenos da mecânica quântica às arquiteturas de circuitos convencionais. Este artigo apresenta um estudo comparativo entre o desempenho das tecnologias CMOS e SET explorando suas vantagens e desvantagens no contexto de portas lógicas digitais. A análise foi dada por meio dos softwares de simulação de circuitos elétricos SIMON e LTspice para projetar os diferentes sistemas a partir de modelagens matemáticas amplamente utilizadas, representando de forma aproximada a influência dos efeitos quânticos nessas tecnologiasSubmitted by Igor Pereira (igor.spereira@uniceub.br) on 2021-05-31T12:46:03Z No. of bitstreams: 1 Matheus Carpes Artigo TCC VF.pdf: 1635095 bytes, checksum: 292f5e69d471324fff31af7676fdea44 (MD5)Approved for entry into archive by Rodrigo Peres (rodrigo.peres@uniceub.br) on 2021-06-07T11:38:15Z (GMT) No. of bitstreams: 1 Matheus Carpes Artigo TCC VF.pdf: 1635095 bytes, checksum: 292f5e69d471324fff31af7676fdea44 (MD5)Made available in DSpace on 2021-06-07T11:38:15Z (GMT). No. of bitstreams: 1 Matheus Carpes Artigo TCC VF.pdf: 1635095 bytes, checksum: 292f5e69d471324fff31af7676fdea44 (MD5) Previous issue date: 2021-05-31SETCMOSPortas lógicasEstudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitaisinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisUniCEUBporreponame:Repositório Institucional do UniCEUBinstname:Centro de Ensino de Brasília (UNICEUB)instacron:UNICEUBinfo:eu-repo/semantics/openAccessORIGINALMatheus Carpes Artigo TCC VF.pdfMatheus Carpes Artigo TCC VF.pdfapplication/pdf1635095https://repositorio.uniceub.br/bitstream/prefix/15106/1/Matheus%20Carpes%20Artigo%20TCC%20VF.pdf292f5e69d471324fff31af7676fdea44MD51LICENSElicense.txtlicense.txttext/plain; charset=utf-81866https://repositorio.uniceub.br/bitstream/prefix/15106/2/license.txt43cd690d6a359e86c1fe3d5b7cba0c9bMD52TEXTMatheus Carpes Artigo TCC VF.pdf.txtMatheus Carpes Artigo TCC VF.pdf.txtExtracted texttext/plain62535https://repositorio.uniceub.br/bitstream/prefix/15106/3/Matheus%20Carpes%20Artigo%20TCC%20VF.pdf.txt83811b1357b6789b009436f8f318a08eMD53prefix/151062021-06-07 13:26:59.49oai:repositorio.uniceub.br:prefix/15106TElDRU7Dh0EgREUgRElTVFJJQlVJw4fDg08gTsODTy1FWENMVVNJVkEKCkNvbSBhIGFwcmVzZW50YcOnw6NvIGRlc3RhIGxpY2Vuw6dhLCB2b2PDqiAobyBhdXRvciAoZXMpIG91IG8gdGl0dWxhciBkb3MgZGlyZWl0b3MgZGUgYXV0b3IpIGNvbmNlZGUgYW8gUmVwb3NpdMOzcmlvIApJbnN0aXR1Y2lvbmFsIG8gZGlyZWl0byBuw6NvLWV4Y2x1c2l2byBkZSByZXByb2R1emlyLCAgdHJhZHV6aXIgKGNvbmZvcm1lIGRlZmluaWRvIGFiYWl4byksIGUvb3UgZGlzdHJpYnVpciBhIApzdWEgcHVibGljYcOnw6NvIChpbmNsdWluZG8gbyByZXN1bW8pIHBvciB0b2RvIG8gbXVuZG8gbm8gZm9ybWF0byBpbXByZXNzbyBlIGVsZXRyw7RuaWNvIGUgZW0gcXVhbHF1ZXIgbWVpbywgaW5jbHVpbmRvIG9zIApmb3JtYXRvcyDDoXVkaW8gb3UgdsOtZGVvLgoKVm9jw6ogY29uY29yZGEgcXVlIG8gRGVwb3NpdGEgcG9kZSwgc2VtIGFsdGVyYXIgbyBjb250ZcO6ZG8sIHRyYW5zcG9yIGEgc3VhIHB1YmxpY2HDp8OjbyBwYXJhIHF1YWxxdWVyIG1laW8gb3UgZm9ybWF0byAKcGFyYSBmaW5zIGRlIHByZXNlcnZhw6fDo28uCgpWb2PDqiB0YW1iw6ltIGNvbmNvcmRhIHF1ZSBvIERlcG9zaXRhIHBvZGUgbWFudGVyIG1haXMgZGUgdW1hIGPDs3BpYSBkZSBzdWEgcHVibGljYcOnw6NvIHBhcmEgZmlucyBkZSBzZWd1cmFuw6dhLCBiYWNrLXVwIAplIHByZXNlcnZhw6fDo28uCgpWb2PDqiBkZWNsYXJhIHF1ZSBhIHN1YSBwdWJsaWNhw6fDo28gw6kgb3JpZ2luYWwgZSBxdWUgdm9jw6ogdGVtIG8gcG9kZXIgZGUgY29uY2VkZXIgb3MgZGlyZWl0b3MgY29udGlkb3MgbmVzdGEgbGljZW7Dp2EuIApWb2PDqiB0YW1iw6ltIGRlY2xhcmEgcXVlIG8gZGVww7NzaXRvIGRhIHN1YSBwdWJsaWNhw6fDo28gbsOjbywgcXVlIHNlamEgZGUgc2V1IGNvbmhlY2ltZW50bywgaW5mcmluZ2UgZGlyZWl0b3MgYXV0b3JhaXMgCmRlIG5pbmd1w6ltLgoKQ2FzbyBhIHN1YSBwdWJsaWNhw6fDo28gY29udGVuaGEgbWF0ZXJpYWwgcXVlIHZvY8OqIG7Do28gcG9zc3VpIGEgdGl0dWxhcmlkYWRlIGRvcyBkaXJlaXRvcyBhdXRvcmFpcywgdm9jw6ogZGVjbGFyYSBxdWUgCm9idGV2ZSBhIHBlcm1pc3PDo28gaXJyZXN0cml0YSBkbyBkZXRlbnRvciBkb3MgZGlyZWl0b3MgYXV0b3JhaXMgcGFyYSBjb25jZWRlciBhbyBEZXBvc2l0YSBvcyBkaXJlaXRvcyBhcHJlc2VudGFkb3MgCm5lc3RhIGxpY2Vuw6dhLCBlIHF1ZSBlc3NlIG1hdGVyaWFsIGRlIHByb3ByaWVkYWRlIGRlIHRlcmNlaXJvcyBlc3TDoSBjbGFyYW1lbnRlIGlkZW50aWZpY2FkbyBlIHJlY29uaGVjaWRvIG5vIHRleHRvIApvdSBubyBjb250ZcO6ZG8gZGEgcHVibGljYcOnw6NvIG9yYSBkZXBvc2l0YWRhLgoKQ0FTTyBBIFBVQkxJQ0HDh8ODTyBPUkEgREVQT1NJVEFEQSBURU5IQSBTSURPIFJFU1VMVEFETyBERSBVTSBQQVRST0PDjU5JTyBPVSBBUE9JTyBERSBVTUEgQUfDik5DSUEgREUgRk9NRU5UTyBPVSBPVVRSTyAKT1JHQU5JU01PLCBWT0PDiiBERUNMQVJBIFFVRSBSRVNQRUlUT1UgVE9ET1MgRSBRVUFJU1FVRVIgRElSRUlUT1MgREUgUkVWSVPDg08gQ09NTyBUQU1Cw4lNIEFTIERFTUFJUyBPQlJJR0HDh8OVRVMgCkVYSUdJREFTIFBPUiBDT05UUkFUTyBPVSBBQ09SRE8uCgpPIERlcG9zaXRhIHNlIGNvbXByb21ldGUgYSBpZGVudGlmaWNhciBjbGFyYW1lbnRlIG8gc2V1IG5vbWUgKHMpIG91IG8ocykgbm9tZShzKSBkbyhzKSBkZXRlbnRvcihlcykgZG9zIGRpcmVpdG9zIAphdXRvcmFpcyBkYSBwdWJsaWNhw6fDo28sIGUgbsOjbyBmYXLDoSBxdWFscXVlciBhbHRlcmHDp8OjbywgYWzDqW0gZGFxdWVsYXMgY29uY2VkaWRhcyBwb3IgZXN0YSBsaWNlbsOnYS4KRepositório de PublicaçõesPRIhttps://repositorio.uniceub.br/oai/requestopendoar:23612021-06-07T13:26:59Repositório Institucional do UniCEUB - Centro de Ensino de Brasília (UNICEUB)false
dc.title.pt_BR.fl_str_mv Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais
title Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais
spellingShingle Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais
Proença, Matheus Carpes
SET
CMOS
Portas lógicas
title_short Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais
title_full Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais
title_fullStr Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais
title_full_unstemmed Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais
title_sort Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais
author Proença, Matheus Carpes
author_facet Proença, Matheus Carpes
author_role author
dc.contributor.author.fl_str_mv Proença, Matheus Carpes
dc.subject.por.fl_str_mv SET
CMOS
Portas lógicas
topic SET
CMOS
Portas lógicas
description O transistor mono-elétron (SET) é um dispositivo de dimensões nanométricas, com características similares ao MOSFET, cuja concepção foi dada mediante a necessidade de superar as limitações impostas pelos fenômenos da mecânica quântica às arquiteturas de circuitos convencionais. Este artigo apresenta um estudo comparativo entre o desempenho das tecnologias CMOS e SET explorando suas vantagens e desvantagens no contexto de portas lógicas digitais. A análise foi dada por meio dos softwares de simulação de circuitos elétricos SIMON e LTspice para projetar os diferentes sistemas a partir de modelagens matemáticas amplamente utilizadas, representando de forma aproximada a influência dos efeitos quânticos nessas tecnologias
publishDate 2020
dc.date.criacao.none.fl_str_mv 2021-05-31
dc.date.issued.fl_str_mv 2020
dc.date.accessioned.fl_str_mv 2021-06-07T11:38:15Z
dc.date.available.fl_str_mv 2021-06-07T11:38:15Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv PROENÇA, Matheus Carpes. Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais. 2020. Monografia (Graduação em Engenharia da Computação) - Faculdade de Tecnologia e Ciências Sociais Aplicadas, Centro Universitário de Brasília, Brasília, 2020.
dc.identifier.uri.fl_str_mv https://repositorio.uniceub.br/jspui/handle/prefix/15106
dc.identifier.orientador.pt_BR.fl_str_mv Diaz, Francisco Javier de Obaldia
identifier_str_mv PROENÇA, Matheus Carpes. Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais. 2020. Monografia (Graduação em Engenharia da Computação) - Faculdade de Tecnologia e Ciências Sociais Aplicadas, Centro Universitário de Brasília, Brasília, 2020.
Diaz, Francisco Javier de Obaldia
url https://repositorio.uniceub.br/jspui/handle/prefix/15106
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv UniCEUB
publisher.none.fl_str_mv UniCEUB
dc.source.none.fl_str_mv reponame:Repositório Institucional do UniCEUB
instname:Centro de Ensino de Brasília (UNICEUB)
instacron:UNICEUB
instname_str Centro de Ensino de Brasília (UNICEUB)
instacron_str UNICEUB
institution UNICEUB
reponame_str Repositório Institucional do UniCEUB
collection Repositório Institucional do UniCEUB
bitstream.url.fl_str_mv https://repositorio.uniceub.br/bitstream/prefix/15106/1/Matheus%20Carpes%20Artigo%20TCC%20VF.pdf
https://repositorio.uniceub.br/bitstream/prefix/15106/2/license.txt
https://repositorio.uniceub.br/bitstream/prefix/15106/3/Matheus%20Carpes%20Artigo%20TCC%20VF.pdf.txt
bitstream.checksum.fl_str_mv 292f5e69d471324fff31af7676fdea44
43cd690d6a359e86c1fe3d5b7cba0c9b
83811b1357b6789b009436f8f318a08e
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Repositório Institucional do UniCEUB - Centro de Ensino de Brasília (UNICEUB)
repository.mail.fl_str_mv
_version_ 1801209525444804608