Projeto de um defuzificador analógico integrado em tecnologia CMOS.
Autor(a) principal: | |
---|---|
Data de Publicação: | 2005 |
Tipo de documento: | Dissertação |
Idioma: | por |
Título da fonte: | Biblioteca Digital de Teses e Dissertações do ITA |
Texto Completo: | http://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=200 |
Resumo: | O presente trabalho tem por objetivo propor uma nova arquitetura e baseada nela, projetar um circuito que funcione como bloco de saída de um controlador baseado na lógica difusa. A nova arquitetura proposta realiza a defuzificação baseada no método defuzificação por altura, sendo composta por circuitos escalonadores, circuitos somadores e circuito multiplicador-divisor, desenvolvidos para operarem no modo corrente. Os mesmos serão implementados, através de hardware analógico, na tecnologia CMOS 0,35mm C35 da AMS - Austria Mikro Systems International AG com tensão de alimentação de 3,3V. Estes circuitos foram, na sua grande maioria, desenvolvidos com base no princípio translinear aplicado a dispositivos CMOS. Como características principais, o dispositivo projetado com base na arquitetura proposta apresentou, através de simulação, baixo consumo de potência, erro dentro da faixa de especificação inicial e, com seu uso, a obtenção de um controlador difuso completo, quando atuou junto com os demais blocos já existentes. Nesta tese são apresentados os resultados de simulação dos blocos constituintes do defuzificador, bem como do sistema completo. A simulação foi realizada no software SPICE. O layout do circuito proposto foi desenvolvido no software Mentor Graphics. |
id |
ITA_91a72f49b91092aa6ba856a1c46200c9 |
---|---|
oai_identifier_str |
oai:agregador.ibict.br.BDTD_ITA:oai:ita.br:200 |
network_acronym_str |
ITA |
network_name_str |
Biblioteca Digital de Teses e Dissertações do ITA |
spelling |
Projeto de um defuzificador analógico integrado em tecnologia CMOS.Circuitos integradosControladores nebulososHardwareLógica nebulosaCMOSDispositivos elétricosEngenharia eletrônicaO presente trabalho tem por objetivo propor uma nova arquitetura e baseada nela, projetar um circuito que funcione como bloco de saída de um controlador baseado na lógica difusa. A nova arquitetura proposta realiza a defuzificação baseada no método defuzificação por altura, sendo composta por circuitos escalonadores, circuitos somadores e circuito multiplicador-divisor, desenvolvidos para operarem no modo corrente. Os mesmos serão implementados, através de hardware analógico, na tecnologia CMOS 0,35mm C35 da AMS - Austria Mikro Systems International AG com tensão de alimentação de 3,3V. Estes circuitos foram, na sua grande maioria, desenvolvidos com base no princípio translinear aplicado a dispositivos CMOS. Como características principais, o dispositivo projetado com base na arquitetura proposta apresentou, através de simulação, baixo consumo de potência, erro dentro da faixa de especificação inicial e, com seu uso, a obtenção de um controlador difuso completo, quando atuou junto com os demais blocos já existentes. Nesta tese são apresentados os resultados de simulação dos blocos constituintes do defuzificador, bem como do sistema completo. A simulação foi realizada no software SPICE. O layout do circuito proposto foi desenvolvido no software Mentor Graphics.Instituto Tecnológico de AeronáuticaOsamu SaotomeGaldenoro Botura JúniorPaloma Maria Silva Rocha2005-09-23info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesishttp://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=200reponame:Biblioteca Digital de Teses e Dissertações do ITAinstname:Instituto Tecnológico de Aeronáuticainstacron:ITAporinfo:eu-repo/semantics/openAccessapplication/pdf2019-02-02T14:01:40Zoai:agregador.ibict.br.BDTD_ITA:oai:ita.br:200http://oai.bdtd.ibict.br/requestopendoar:null2020-05-28 19:32:30.046Biblioteca Digital de Teses e Dissertações do ITA - Instituto Tecnológico de Aeronáuticatrue |
dc.title.none.fl_str_mv |
Projeto de um defuzificador analógico integrado em tecnologia CMOS. |
title |
Projeto de um defuzificador analógico integrado em tecnologia CMOS. |
spellingShingle |
Projeto de um defuzificador analógico integrado em tecnologia CMOS. Paloma Maria Silva Rocha Circuitos integrados Controladores nebulosos Hardware Lógica nebulosa CMOS Dispositivos elétricos Engenharia eletrônica |
title_short |
Projeto de um defuzificador analógico integrado em tecnologia CMOS. |
title_full |
Projeto de um defuzificador analógico integrado em tecnologia CMOS. |
title_fullStr |
Projeto de um defuzificador analógico integrado em tecnologia CMOS. |
title_full_unstemmed |
Projeto de um defuzificador analógico integrado em tecnologia CMOS. |
title_sort |
Projeto de um defuzificador analógico integrado em tecnologia CMOS. |
author |
Paloma Maria Silva Rocha |
author_facet |
Paloma Maria Silva Rocha |
author_role |
author |
dc.contributor.none.fl_str_mv |
Osamu Saotome Galdenoro Botura Júnior |
dc.contributor.author.fl_str_mv |
Paloma Maria Silva Rocha |
dc.subject.por.fl_str_mv |
Circuitos integrados Controladores nebulosos Hardware Lógica nebulosa CMOS Dispositivos elétricos Engenharia eletrônica |
topic |
Circuitos integrados Controladores nebulosos Hardware Lógica nebulosa CMOS Dispositivos elétricos Engenharia eletrônica |
dc.description.none.fl_txt_mv |
O presente trabalho tem por objetivo propor uma nova arquitetura e baseada nela, projetar um circuito que funcione como bloco de saída de um controlador baseado na lógica difusa. A nova arquitetura proposta realiza a defuzificação baseada no método defuzificação por altura, sendo composta por circuitos escalonadores, circuitos somadores e circuito multiplicador-divisor, desenvolvidos para operarem no modo corrente. Os mesmos serão implementados, através de hardware analógico, na tecnologia CMOS 0,35mm C35 da AMS - Austria Mikro Systems International AG com tensão de alimentação de 3,3V. Estes circuitos foram, na sua grande maioria, desenvolvidos com base no princípio translinear aplicado a dispositivos CMOS. Como características principais, o dispositivo projetado com base na arquitetura proposta apresentou, através de simulação, baixo consumo de potência, erro dentro da faixa de especificação inicial e, com seu uso, a obtenção de um controlador difuso completo, quando atuou junto com os demais blocos já existentes. Nesta tese são apresentados os resultados de simulação dos blocos constituintes do defuzificador, bem como do sistema completo. A simulação foi realizada no software SPICE. O layout do circuito proposto foi desenvolvido no software Mentor Graphics. |
description |
O presente trabalho tem por objetivo propor uma nova arquitetura e baseada nela, projetar um circuito que funcione como bloco de saída de um controlador baseado na lógica difusa. A nova arquitetura proposta realiza a defuzificação baseada no método defuzificação por altura, sendo composta por circuitos escalonadores, circuitos somadores e circuito multiplicador-divisor, desenvolvidos para operarem no modo corrente. Os mesmos serão implementados, através de hardware analógico, na tecnologia CMOS 0,35mm C35 da AMS - Austria Mikro Systems International AG com tensão de alimentação de 3,3V. Estes circuitos foram, na sua grande maioria, desenvolvidos com base no princípio translinear aplicado a dispositivos CMOS. Como características principais, o dispositivo projetado com base na arquitetura proposta apresentou, através de simulação, baixo consumo de potência, erro dentro da faixa de especificação inicial e, com seu uso, a obtenção de um controlador difuso completo, quando atuou junto com os demais blocos já existentes. Nesta tese são apresentados os resultados de simulação dos blocos constituintes do defuzificador, bem como do sistema completo. A simulação foi realizada no software SPICE. O layout do circuito proposto foi desenvolvido no software Mentor Graphics. |
publishDate |
2005 |
dc.date.none.fl_str_mv |
2005-09-23 |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/publishedVersion info:eu-repo/semantics/masterThesis |
status_str |
publishedVersion |
format |
masterThesis |
dc.identifier.uri.fl_str_mv |
http://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=200 |
url |
http://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=200 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.publisher.none.fl_str_mv |
Instituto Tecnológico de Aeronáutica |
publisher.none.fl_str_mv |
Instituto Tecnológico de Aeronáutica |
dc.source.none.fl_str_mv |
reponame:Biblioteca Digital de Teses e Dissertações do ITA instname:Instituto Tecnológico de Aeronáutica instacron:ITA |
reponame_str |
Biblioteca Digital de Teses e Dissertações do ITA |
collection |
Biblioteca Digital de Teses e Dissertações do ITA |
instname_str |
Instituto Tecnológico de Aeronáutica |
instacron_str |
ITA |
institution |
ITA |
repository.name.fl_str_mv |
Biblioteca Digital de Teses e Dissertações do ITA - Instituto Tecnológico de Aeronáutica |
repository.mail.fl_str_mv |
|
subject_por_txtF_mv |
Circuitos integrados Controladores nebulosos Hardware Lógica nebulosa CMOS Dispositivos elétricos Engenharia eletrônica |
_version_ |
1706809254479921152 |