Implementação em FPGA do algoritmo CORDIC.
Autor(a) principal: | |
---|---|
Data de Publicação: | 2009 |
Tipo de documento: | Trabalho de conclusão de curso |
Idioma: | por |
Título da fonte: | Biblioteca Digital de Teses e Dissertações da UFCG |
Texto Completo: | http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/17737 |
Resumo: | O presente relatório de estágio apresenta os passos para a implementação de um hardware cuja finalidade é calcular as funções trigonométricas seno e cosseno baseado no algoritmo CORDIC. A descrição da estrutura e do comportamento do hardware foi feita por meio de linguagem de descrição de hardware (HDL - Hardware Description Language), HDL adotada para esse projeto foi Verilog. Os testes do hardware foram então realizados utilizando o FPGA (Field Programmable Gate Array) Cyclone II contido na placa de desenvolvimento DE2-70 da Altera. |
id |
UFCG_26ed9e29fe99e7620f3bb11542eb4fba |
---|---|
oai_identifier_str |
oai:localhost:riufcg/17737 |
network_acronym_str |
UFCG |
network_name_str |
Biblioteca Digital de Teses e Dissertações da UFCG |
repository_id_str |
4851 |
spelling |
Implementação em FPGA do algoritmo CORDIC.FPGA implementation of the CORDIC algorithm.Estágio em Engenharia ElétricaAlgoritmo CORDICFunções trigonométricas seno e cossenoLinguagem HDLHardware Description LanguageVerilogFPGA - Field Programmable Gate ArrayField Programmable Gate ArrayElectrical Engineering InternshipElectrical Engineering InternshipSine and cosine trigonometric functionsHDL LanguageHardware Description LanguageEngenharia Elétrica.O presente relatório de estágio apresenta os passos para a implementação de um hardware cuja finalidade é calcular as funções trigonométricas seno e cosseno baseado no algoritmo CORDIC. A descrição da estrutura e do comportamento do hardware foi feita por meio de linguagem de descrição de hardware (HDL - Hardware Description Language), HDL adotada para esse projeto foi Verilog. Os testes do hardware foram então realizados utilizando o FPGA (Field Programmable Gate Array) Cyclone II contido na placa de desenvolvimento DE2-70 da Altera.Universidade Federal de Campina GrandeBrasilCentro de Engenharia Elétrica e Informática - CEEIUFCGFREIRE, Raimundo Carlos Silvério.FREIRE, R. C. S.http://lattes.cnpq.br/4016576596215504MORAIS, Marcos Ricardo Alcântara.ARRUDA, Italo Yure Braga.2009-122021-03-19T17:39:05Z2021-03-192021-03-19T17:39:05Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesishttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/17737ARRUDA, Italo Yure Braga. Implementação em FPGA do algoritmo CORDIC. 2009. 41f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2009. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/17737porinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFCGinstname:Universidade Federal de Campina Grande (UFCG)instacron:UFCG2021-03-19T17:39:44Zoai:localhost:riufcg/17737Biblioteca Digital de Teses e Dissertaçõeshttp://bdtd.ufcg.edu.br/PUBhttp://dspace.sti.ufcg.edu.br:8080/oai/requestbdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.bropendoar:48512021-03-19T17:39:44Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)false |
dc.title.none.fl_str_mv |
Implementação em FPGA do algoritmo CORDIC. FPGA implementation of the CORDIC algorithm. |
title |
Implementação em FPGA do algoritmo CORDIC. |
spellingShingle |
Implementação em FPGA do algoritmo CORDIC. ARRUDA, Italo Yure Braga. Estágio em Engenharia Elétrica Algoritmo CORDIC Funções trigonométricas seno e cosseno Linguagem HDL Hardware Description Language Verilog FPGA - Field Programmable Gate Array Field Programmable Gate Array Electrical Engineering Internship Electrical Engineering Internship Sine and cosine trigonometric functions HDL Language Hardware Description Language Engenharia Elétrica. |
title_short |
Implementação em FPGA do algoritmo CORDIC. |
title_full |
Implementação em FPGA do algoritmo CORDIC. |
title_fullStr |
Implementação em FPGA do algoritmo CORDIC. |
title_full_unstemmed |
Implementação em FPGA do algoritmo CORDIC. |
title_sort |
Implementação em FPGA do algoritmo CORDIC. |
author |
ARRUDA, Italo Yure Braga. |
author_facet |
ARRUDA, Italo Yure Braga. |
author_role |
author |
dc.contributor.none.fl_str_mv |
FREIRE, Raimundo Carlos Silvério. FREIRE, R. C. S. http://lattes.cnpq.br/4016576596215504 MORAIS, Marcos Ricardo Alcântara. |
dc.contributor.author.fl_str_mv |
ARRUDA, Italo Yure Braga. |
dc.subject.por.fl_str_mv |
Estágio em Engenharia Elétrica Algoritmo CORDIC Funções trigonométricas seno e cosseno Linguagem HDL Hardware Description Language Verilog FPGA - Field Programmable Gate Array Field Programmable Gate Array Electrical Engineering Internship Electrical Engineering Internship Sine and cosine trigonometric functions HDL Language Hardware Description Language Engenharia Elétrica. |
topic |
Estágio em Engenharia Elétrica Algoritmo CORDIC Funções trigonométricas seno e cosseno Linguagem HDL Hardware Description Language Verilog FPGA - Field Programmable Gate Array Field Programmable Gate Array Electrical Engineering Internship Electrical Engineering Internship Sine and cosine trigonometric functions HDL Language Hardware Description Language Engenharia Elétrica. |
description |
O presente relatório de estágio apresenta os passos para a implementação de um hardware cuja finalidade é calcular as funções trigonométricas seno e cosseno baseado no algoritmo CORDIC. A descrição da estrutura e do comportamento do hardware foi feita por meio de linguagem de descrição de hardware (HDL - Hardware Description Language), HDL adotada para esse projeto foi Verilog. Os testes do hardware foram então realizados utilizando o FPGA (Field Programmable Gate Array) Cyclone II contido na placa de desenvolvimento DE2-70 da Altera. |
publishDate |
2009 |
dc.date.none.fl_str_mv |
2009-12 2021-03-19T17:39:05Z 2021-03-19 2021-03-19T17:39:05Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
format |
bachelorThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/17737 ARRUDA, Italo Yure Braga. Implementação em FPGA do algoritmo CORDIC. 2009. 41f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2009. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/17737 |
url |
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/17737 |
identifier_str_mv |
ARRUDA, Italo Yure Braga. Implementação em FPGA do algoritmo CORDIC. 2009. 41f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2009. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/17737 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.publisher.none.fl_str_mv |
Universidade Federal de Campina Grande Brasil Centro de Engenharia Elétrica e Informática - CEEI UFCG |
publisher.none.fl_str_mv |
Universidade Federal de Campina Grande Brasil Centro de Engenharia Elétrica e Informática - CEEI UFCG |
dc.source.none.fl_str_mv |
reponame:Biblioteca Digital de Teses e Dissertações da UFCG instname:Universidade Federal de Campina Grande (UFCG) instacron:UFCG |
instname_str |
Universidade Federal de Campina Grande (UFCG) |
instacron_str |
UFCG |
institution |
UFCG |
reponame_str |
Biblioteca Digital de Teses e Dissertações da UFCG |
collection |
Biblioteca Digital de Teses e Dissertações da UFCG |
repository.name.fl_str_mv |
Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG) |
repository.mail.fl_str_mv |
bdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.br |
_version_ |
1809744482869968896 |