Projeto de leiaute de um amplificador operacional de dois estágios.
Autor(a) principal: | |
---|---|
Data de Publicação: | 2010 |
Tipo de documento: | Trabalho de conclusão de curso |
Idioma: | por |
Título da fonte: | Biblioteca Digital de Teses e Dissertações da UFCG |
Texto Completo: | http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18113 |
Resumo: | A produção de circuitos integrados é um processo composto de várias etapas, desde a descrição da função a ser realizada pelo circuito, passando pela sua modelagem com componentes eletrônicos, simulações para verificações de resultados, implementação do leiaute (processo que define as disposições físicas dos componentes na pastilha de silício) e por fim, o empacotamento que será enviado para os testes. Este TCC teve como objetivo a implementação de um leiaute de um Amplificador Operacional CMOS de Dois Estágios de um determinado projeto [2], fazendo a utilização do Cadence® para a simulação do esquemático, para a criação do leiaute e para a extração de parasitas do mesmo. |
id |
UFCG_f88206f5097e05680bba235b4d4df219 |
---|---|
oai_identifier_str |
oai:localhost:riufcg/18113 |
network_acronym_str |
UFCG |
network_name_str |
Biblioteca Digital de Teses e Dissertações da UFCG |
repository_id_str |
4851 |
spelling |
Projeto de leiaute de um amplificador operacional de dois estágios.Layout design of a two-stage operational amplifier.Amplificador operacional CMOSLayout - amplificador operacionalCadence®Virtuoso®CMOS Operational AmplifierLayout - operational amplifierCadence®Virtuoso®Engenharia Elétrica.A produção de circuitos integrados é um processo composto de várias etapas, desde a descrição da função a ser realizada pelo circuito, passando pela sua modelagem com componentes eletrônicos, simulações para verificações de resultados, implementação do leiaute (processo que define as disposições físicas dos componentes na pastilha de silício) e por fim, o empacotamento que será enviado para os testes. Este TCC teve como objetivo a implementação de um leiaute de um Amplificador Operacional CMOS de Dois Estágios de um determinado projeto [2], fazendo a utilização do Cadence® para a simulação do esquemático, para a criação do leiaute e para a extração de parasitas do mesmo.The fabrication of integrated circuits is a complex process developed in some steps, since the description of the function to be realized by the circuit, passing through its casting with electrical components, simulations to verify the results, implementation of the circuit layout (which is the process that defines the physical positions of each component in the wafer), ending with the packaging and the tests. The main purpose of this work was the implementation of a layout of a Two Stage CMOS Operational Amplifier from a project [2], using the Cadence® tool to simulate the schematic, to implement the layout and to extract the parasites from the system.Universidade Federal de Campina GrandeBrasilCentro de Engenharia Elétrica e Informática - CEEIUFCGFREIRE, Raimundo Carlos Silvério.FREIRE, R. C. S.http://lattes.cnpq.br/4016576596215504ARAÚJO, Diego Buriti.2010-072021-04-14T20:58:22Z2021-04-142021-04-14T20:58:22Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesishttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18113ARAÚJO, Diego Buriti. Projeto de leiaute de um amplificador operacional de dois estágios. 2010. 37f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2010. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18113porinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFCGinstname:Universidade Federal de Campina Grande (UFCG)instacron:UFCG2021-04-14T20:59:10Zoai:localhost:riufcg/18113Biblioteca Digital de Teses e Dissertaçõeshttp://bdtd.ufcg.edu.br/PUBhttp://dspace.sti.ufcg.edu.br:8080/oai/requestbdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.bropendoar:48512021-04-14T20:59:10Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)false |
dc.title.none.fl_str_mv |
Projeto de leiaute de um amplificador operacional de dois estágios. Layout design of a two-stage operational amplifier. |
title |
Projeto de leiaute de um amplificador operacional de dois estágios. |
spellingShingle |
Projeto de leiaute de um amplificador operacional de dois estágios. ARAÚJO, Diego Buriti. Amplificador operacional CMOS Layout - amplificador operacional Cadence® Virtuoso® CMOS Operational Amplifier Layout - operational amplifier Cadence® Virtuoso® Engenharia Elétrica. |
title_short |
Projeto de leiaute de um amplificador operacional de dois estágios. |
title_full |
Projeto de leiaute de um amplificador operacional de dois estágios. |
title_fullStr |
Projeto de leiaute de um amplificador operacional de dois estágios. |
title_full_unstemmed |
Projeto de leiaute de um amplificador operacional de dois estágios. |
title_sort |
Projeto de leiaute de um amplificador operacional de dois estágios. |
author |
ARAÚJO, Diego Buriti. |
author_facet |
ARAÚJO, Diego Buriti. |
author_role |
author |
dc.contributor.none.fl_str_mv |
FREIRE, Raimundo Carlos Silvério. FREIRE, R. C. S. http://lattes.cnpq.br/4016576596215504 |
dc.contributor.author.fl_str_mv |
ARAÚJO, Diego Buriti. |
dc.subject.por.fl_str_mv |
Amplificador operacional CMOS Layout - amplificador operacional Cadence® Virtuoso® CMOS Operational Amplifier Layout - operational amplifier Cadence® Virtuoso® Engenharia Elétrica. |
topic |
Amplificador operacional CMOS Layout - amplificador operacional Cadence® Virtuoso® CMOS Operational Amplifier Layout - operational amplifier Cadence® Virtuoso® Engenharia Elétrica. |
description |
A produção de circuitos integrados é um processo composto de várias etapas, desde a descrição da função a ser realizada pelo circuito, passando pela sua modelagem com componentes eletrônicos, simulações para verificações de resultados, implementação do leiaute (processo que define as disposições físicas dos componentes na pastilha de silício) e por fim, o empacotamento que será enviado para os testes. Este TCC teve como objetivo a implementação de um leiaute de um Amplificador Operacional CMOS de Dois Estágios de um determinado projeto [2], fazendo a utilização do Cadence® para a simulação do esquemático, para a criação do leiaute e para a extração de parasitas do mesmo. |
publishDate |
2010 |
dc.date.none.fl_str_mv |
2010-07 2021-04-14T20:58:22Z 2021-04-14 2021-04-14T20:58:22Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
format |
bachelorThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18113 ARAÚJO, Diego Buriti. Projeto de leiaute de um amplificador operacional de dois estágios. 2010. 37f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2010. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18113 |
url |
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18113 |
identifier_str_mv |
ARAÚJO, Diego Buriti. Projeto de leiaute de um amplificador operacional de dois estágios. 2010. 37f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2010. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18113 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.publisher.none.fl_str_mv |
Universidade Federal de Campina Grande Brasil Centro de Engenharia Elétrica e Informática - CEEI UFCG |
publisher.none.fl_str_mv |
Universidade Federal de Campina Grande Brasil Centro de Engenharia Elétrica e Informática - CEEI UFCG |
dc.source.none.fl_str_mv |
reponame:Biblioteca Digital de Teses e Dissertações da UFCG instname:Universidade Federal de Campina Grande (UFCG) instacron:UFCG |
instname_str |
Universidade Federal de Campina Grande (UFCG) |
instacron_str |
UFCG |
institution |
UFCG |
reponame_str |
Biblioteca Digital de Teses e Dissertações da UFCG |
collection |
Biblioteca Digital de Teses e Dissertações da UFCG |
repository.name.fl_str_mv |
Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG) |
repository.mail.fl_str_mv |
bdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.br |
_version_ |
1809744485413814272 |