Circuito digital baseado em algoritmo de seleção multicritério para reconfiguração de amplificador de potência

Detalhes bibliográficos
Autor(a) principal: Bezerra, Ismael de Souza, 1993-
Data de Publicação: 2018
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Repositório Institucional da UFPR
Texto Completo: https://hdl.handle.net/1884/59138
Resumo: Orientador: Prof. Dr. Oscar da Costa Gouveia Filho
id UFPR_6599c14eb3c3cc84dfa415c04a16df0d
oai_identifier_str oai:acervodigital.ufpr.br:1884/59138
network_acronym_str UFPR
network_name_str Repositório Institucional da UFPR
repository_id_str 308
spelling Bezerra, Ismael de Souza, 1993-França, Sibilla Batista da LuzUniversidade Federal do Paraná. Setor de Tecnologia. Programa de Pós-Graduação em Engenharia ElétricaGouveia Filho, Oscar da Costa2019-04-08T13:28:36Z2019-04-08T13:28:36Z2018https://hdl.handle.net/1884/59138Orientador: Prof. Dr. Oscar da Costa Gouveia FilhoCoorientadora: Profa. Dra. Sibilla Batista da Luz Franc¸aDissertação (mestrado) - Universidade Federal do Paraná, Setor de Tecnologia, Programa de Pós-Graduação em Engenharia Elétrica. Defesa : Curitiba, 19/12/2018Inclui referências: p.64-68Área de concentração: Sistemas EletrônicosResumo: Este trabalho apresenta o desenvolvimento de um circuito digital baseado em um m'etodo de selec¸ ˜ao multicrit ' erio (MCDM). A atribuic¸ ˜ao deste circuito 'e alterar os modos de operac¸ ˜ao de um amplificador de potˆencia (PA) de radiofrequˆencia (RF) reconfigur 'avel. O uso de PAs reconfigur'aveis, com modos de operac¸ ˜ao que os tornam flex'?veis, 'e uma maneira de minimizar o consumo de energia. Assim, o circuito desenvolvido nesse projeto 'e capaz de selecionar o modo de operac¸ ˜ao que melhor se adapta a uma determinada situac¸ ˜ao. Decidir qual o modo de operac¸ ˜ao escolher em um determinado momento, pode trazer uma significativa economia de energia, uma vez que cada um dos modos possuem caracter'?sticas espec'?ficas. Os m'etodos de decis ˜ao multicrit ' erio, s˜ao algoritmos que decidem a melhor alternativa mediante alguns crit ' erios. Esse tipo de abordagem geralmente 'e desenvolvida em software. Entretanto, neste trabalho 'e desenvolvido um circuito digital, implementado em hardware e simulado em FPGA. Dentre as caracter'?sticas do PA foram escolhidas a potˆencia de sa'?da (PSAT ) e o consumo de potˆencia DC (PDC) como crit ' erios de decis˜ao. A implementac¸ ˜ao 'e uma adaptac¸ ˜ao da t 'ecnica TOPSIS (T'ecnica de Ordem de Prefer ˆencia por Similaridade para a Soluc¸ ˜ao Ideal) de tomada de decis˜ao, cujo seu principal conceito 'e a similaridade com a soluc¸ ˜ao ideal. O circuito, que pode ser adicionado ao mesmo chip do PA, 'e capaz de decidir qual melhor modo de operac¸ ˜ao mediante alguns crit ' erios, entregando uma palavra de 4 bits para a reconfigurabilidade do mesmo. Usando as c' elulas padr˜ao da tecnologia BiCMOS 8HP 130 nm foi feita a s'?ntese do circuito. Foi poss'?vel obter resultados de consumo est ' atico de potˆencia 4,481 uW e din ˆamico 7,494 mW do circuito, valores estes que s˜ao desprez'?veis quando comparados aos valores de consumo do PA. Palavras-chave: VHDL, TOPSIS, FPGA, custo-benef'?cio, PA, MCDM.Abstract: This work presents the development of a digital circuit based on a multicriteria selection method (MCDM). The function of this circuit is to change the operating modes of a reconfigurable radio frequency (RF) power amplifier (PA). The use of reconfigurable PAs, with modes of operation that make them flexible, is an approach to minimize energy consumption. Therefore, the circuit developed in this project selects the mode of operation that best fits specific situations. The decision making in relation to which mode of operation should be applied at a certain moment represents significant energy savings, since each mode has specific characteristics. The multicriteria decision methods are algorithms that decide the best alternative among a number of criteria. This type of approach is usually developed in software. However, in this work a digital circuit is developed, implemented in hardware and simulated in FPGA. Among the PA characteristics, output power (PSAT ) and DC power consumption (PDC) were chosen as decision criteria. The implementation is an adaptation of the decisionmaking TOPSIS (Technique for Order Preference by Similarity to Ideal Solution) technique, whose main concept is the similarity with the ideal solution. The circuit, which can be added to the same chip as the PA, is able to decide which is the best mode to operation based on established criteria, delivering a 4-bit word for its reconfigurability. The circuit synthesis was performed by using the standard cells of the 130 nm BiCMOS 8HP technology. It was possible to obtain results of static power consumption 4.481 uW and dynamic 7.494 mW of the circuit, values that are negligible when compared to the consumption values of the PA. Key words: VHDL, TOPSIS, FPGA, cost, benefit, PA.71 p. : il.application/pdfHardware - Linguagens descritivasEngenharia ElétricaCircuitos integrados digitaisCircuito digital baseado em algoritmo de seleção multicritério para reconfiguração de amplificador de potênciainfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisporreponame:Repositório Institucional da UFPRinstname:Universidade Federal do Paraná (UFPR)instacron:UFPRinfo:eu-repo/semantics/openAccessORIGINALR - D - ISMAEL DE SOUZA BEZERRA.pdfapplication/pdf3466365https://acervodigital.ufpr.br/bitstream/1884/59138/1/R%20-%20D%20-%20ISMAEL%20DE%20SOUZA%20BEZERRA.pdf524c4e947add31ca3ac8a0b4adf8314fMD51open access1884/591382019-04-08 10:28:36.268open accessoai:acervodigital.ufpr.br:1884/59138Repositório de PublicaçõesPUBhttp://acervodigital.ufpr.br/oai/requestopendoar:3082019-04-08T13:28:36Repositório Institucional da UFPR - Universidade Federal do Paraná (UFPR)false
dc.title.pt_BR.fl_str_mv Circuito digital baseado em algoritmo de seleção multicritério para reconfiguração de amplificador de potência
title Circuito digital baseado em algoritmo de seleção multicritério para reconfiguração de amplificador de potência
spellingShingle Circuito digital baseado em algoritmo de seleção multicritério para reconfiguração de amplificador de potência
Bezerra, Ismael de Souza, 1993-
Hardware - Linguagens descritivas
Engenharia Elétrica
Circuitos integrados digitais
title_short Circuito digital baseado em algoritmo de seleção multicritério para reconfiguração de amplificador de potência
title_full Circuito digital baseado em algoritmo de seleção multicritério para reconfiguração de amplificador de potência
title_fullStr Circuito digital baseado em algoritmo de seleção multicritério para reconfiguração de amplificador de potência
title_full_unstemmed Circuito digital baseado em algoritmo de seleção multicritério para reconfiguração de amplificador de potência
title_sort Circuito digital baseado em algoritmo de seleção multicritério para reconfiguração de amplificador de potência
author Bezerra, Ismael de Souza, 1993-
author_facet Bezerra, Ismael de Souza, 1993-
author_role author
dc.contributor.other.pt_BR.fl_str_mv França, Sibilla Batista da Luz
Universidade Federal do Paraná. Setor de Tecnologia. Programa de Pós-Graduação em Engenharia Elétrica
dc.contributor.author.fl_str_mv Bezerra, Ismael de Souza, 1993-
dc.contributor.advisor1.fl_str_mv Gouveia Filho, Oscar da Costa
contributor_str_mv Gouveia Filho, Oscar da Costa
dc.subject.por.fl_str_mv Hardware - Linguagens descritivas
Engenharia Elétrica
Circuitos integrados digitais
topic Hardware - Linguagens descritivas
Engenharia Elétrica
Circuitos integrados digitais
description Orientador: Prof. Dr. Oscar da Costa Gouveia Filho
publishDate 2018
dc.date.issued.fl_str_mv 2018
dc.date.accessioned.fl_str_mv 2019-04-08T13:28:36Z
dc.date.available.fl_str_mv 2019-04-08T13:28:36Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://hdl.handle.net/1884/59138
url https://hdl.handle.net/1884/59138
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv 71 p. : il.
application/pdf
dc.source.none.fl_str_mv reponame:Repositório Institucional da UFPR
instname:Universidade Federal do Paraná (UFPR)
instacron:UFPR
instname_str Universidade Federal do Paraná (UFPR)
instacron_str UFPR
institution UFPR
reponame_str Repositório Institucional da UFPR
collection Repositório Institucional da UFPR
bitstream.url.fl_str_mv https://acervodigital.ufpr.br/bitstream/1884/59138/1/R%20-%20D%20-%20ISMAEL%20DE%20SOUZA%20BEZERRA.pdf
bitstream.checksum.fl_str_mv 524c4e947add31ca3ac8a0b4adf8314f
bitstream.checksumAlgorithm.fl_str_mv MD5
repository.name.fl_str_mv Repositório Institucional da UFPR - Universidade Federal do Paraná (UFPR)
repository.mail.fl_str_mv
_version_ 1813898703093628928