Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitais

Detalhes bibliográficos
Autor(a) principal: Adário, Alexandro Magno dos Santos
Data de Publicação: 1997
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
Texto Completo: https://hdl.handle.net/20.500.12733/1584357
Resumo: Orientador: Mario Lucio Cortes
id UNICAMP-30_3bb5e4e2db5d368d26929a996f7c8899
oai_identifier_str oai::114248
network_acronym_str UNICAMP-30
network_name_str Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
repository_id_str
spelling Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitaisArquitetura de computadorProcessamento de imagensCircuitos integrados digitaisHardware - Linguagens descritivasOrientador: Mario Lucio CortesDissertação (mestrado) - Universidade Estadual de Campinas, Instituto de ComputaçãoResumo: Este trabalho propõe uma metodologia de projeto de circuitos digitais envolvendo o uso do modelamento comportamental e síntese de alto nível visando o mapeamento tecnológico em componentes reprogramáveis do tipo FPGA. Apresenta uma arquitetura de processador de vizinhança aplicada a imagens digitais e os resultados de sua simulação e da implementação utilizando a metodologia apresentada. Os objetivos principais do trabalho são a validação da metodologia, fazendo um estudo das limitações das ferramentas envolvidas no ciclo de projeto e o impacto na concepção e implementação dos modelos. Também são apresentadas novas contribuições ao modelo da arquitetura proposta.Abstract: This work proposes a digital circuit design methodology using behavioral modelling and high-level synthesis for technological mapping in FPGA devices. Also, this work introduces an archictecture for neighboorhood processors for digital image applications and the results of its simulation and implementation using the proposed methodology. The main goals of the work are validation of the methodology, including a study on the limitations of the tools used in the design cycle and its impact on model design and implementation. New enhancements to the proposed architecture are also presented.MestradoMestre em Ciência da Computação[s.n.]Cortês, Mario Lúcio, 1950-Bampi, SergioGeus, Paulo Lício deUniversidade Estadual de Campinas (UNICAMP). Instituto de ComputaçãoPrograma de Pós-Graduação em Ciência da ComputaçãoUNIVERSIDADE ESTADUAL DE CAMPINASAdário, Alexandro Magno dos Santos19971997-02-28T00:00:00Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdf73f. : il.https://hdl.handle.net/20.500.12733/1584357ADÁRIO, Alexandro Magno dos Santos. Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitais. 1997. 73f. Dissertação (mestrado) - Universidade Estadual de Campinas, Instituto de Computação, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1584357. Acesso em: 2 set. 2024.https://repositorio.unicamp.br/acervo/detalhe/114248porreponame:Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)instname:Universidade Estadual de Campinas (UNICAMP)instacron:UNICAMPinfo:eu-repo/semantics/openAccess2017-02-18T02:33:22Zoai::114248Biblioteca Digital de Teses e DissertaçõesPUBhttp://repositorio.unicamp.br/oai/tese/oai.aspsbubd@unicamp.bropendoar:2017-02-18T02:33:22Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP) - Universidade Estadual de Campinas (UNICAMP)false
dc.title.none.fl_str_mv Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitais
title Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitais
spellingShingle Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitais
Adário, Alexandro Magno dos Santos
Arquitetura de computador
Processamento de imagens
Circuitos integrados digitais
Hardware - Linguagens descritivas
title_short Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitais
title_full Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitais
title_fullStr Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitais
title_full_unstemmed Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitais
title_sort Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitais
author Adário, Alexandro Magno dos Santos
author_facet Adário, Alexandro Magno dos Santos
author_role author
dc.contributor.none.fl_str_mv Cortês, Mario Lúcio, 1950-
Bampi, Sergio
Geus, Paulo Lício de
Universidade Estadual de Campinas (UNICAMP). Instituto de Computação
Programa de Pós-Graduação em Ciência da Computação
UNIVERSIDADE ESTADUAL DE CAMPINAS
dc.contributor.author.fl_str_mv Adário, Alexandro Magno dos Santos
dc.subject.por.fl_str_mv Arquitetura de computador
Processamento de imagens
Circuitos integrados digitais
Hardware - Linguagens descritivas
topic Arquitetura de computador
Processamento de imagens
Circuitos integrados digitais
Hardware - Linguagens descritivas
description Orientador: Mario Lucio Cortes
publishDate 1997
dc.date.none.fl_str_mv 1997
1997-02-28T00:00:00Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://hdl.handle.net/20.500.12733/1584357
ADÁRIO, Alexandro Magno dos Santos. Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitais. 1997. 73f. Dissertação (mestrado) - Universidade Estadual de Campinas, Instituto de Computação, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1584357. Acesso em: 2 set. 2024.
url https://hdl.handle.net/20.500.12733/1584357
identifier_str_mv ADÁRIO, Alexandro Magno dos Santos. Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitais. 1997. 73f. Dissertação (mestrado) - Universidade Estadual de Campinas, Instituto de Computação, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1584357. Acesso em: 2 set. 2024.
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv https://repositorio.unicamp.br/acervo/detalhe/114248
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
73f. : il.
dc.publisher.none.fl_str_mv [s.n.]
publisher.none.fl_str_mv [s.n.]
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
instname:Universidade Estadual de Campinas (UNICAMP)
instacron:UNICAMP
instname_str Universidade Estadual de Campinas (UNICAMP)
instacron_str UNICAMP
institution UNICAMP
reponame_str Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
collection Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP) - Universidade Estadual de Campinas (UNICAMP)
repository.mail.fl_str_mv sbubd@unicamp.br
_version_ 1809188794112409600