Mapeamento de um processo de projeto de circuitos VLSI para o modelo de dados do ambiente Garden
Autor(a) principal: | |
---|---|
Data de Publicação: | 1990 |
Tipo de documento: | Relatório |
Idioma: | por |
Título da fonte: | Repositório Institucional da UFRGS |
Texto Completo: | http://hdl.handle.net/10183/126688 |
Resumo: | Este relatório descreve um exercício de simulação de uma seqüência de passos de projeto de circuitos VLSI que resulta na criação de objetos no ambiente GARDEN. E definida uma metodologia de projeto de sistemas digitais típica, e os passos desta metodologia são mapeados para operações sobre os objetos definidos no modelo de dados do GARDEN. Este mapeamento atribui aos objetos GARDEN uma determinada semântica. Os objetivos deste trabalho são ilustrar a utilização do modelo de dados do GARDEN, e mostrar que o modelo permite a definição de diferentes esquemas conceituais, de acordo com critérios definidos pelo usuário. |
id |
UFRGS-2_0e67c439e85b1480163a16a3442223f6 |
---|---|
oai_identifier_str |
oai:www.lume.ufrgs.br:10183/126688 |
network_acronym_str |
UFRGS-2 |
network_name_str |
Repositório Institucional da UFRGS |
repository_id_str |
|
spelling |
Wagner, Flavio RechInternational Business Machines. Rio Scientific Center2015-09-14T15:59:04Z1990http://hdl.handle.net/10183/126688000031249Este relatório descreve um exercício de simulação de uma seqüência de passos de projeto de circuitos VLSI que resulta na criação de objetos no ambiente GARDEN. E definida uma metodologia de projeto de sistemas digitais típica, e os passos desta metodologia são mapeados para operações sobre os objetos definidos no modelo de dados do GARDEN. Este mapeamento atribui aos objetos GARDEN uma determinada semântica. Os objetivos deste trabalho são ilustrar a utilização do modelo de dados do GARDEN, e mostrar que o modelo permite a definição de diferentes esquemas conceituais, de acordo com critérios definidos pelo usuário.This report describes an exercise in simulating a sequence of design steps for VLSI circuits which creates design objects in the GARDEN framework. A typical digital systems design methodology is defined, and the methodology steps are mapped onto operations on the GARDEN data model objects. This mapping assigns to the GARDEN objects a given semantics. Main goals of this work are to illustrate the use of the GARDEN data model and to show that the model allows the definition of various conceptual schemes, according to user-defined criteria.application/pdfporIBMMicroeletrônicaAmbiente : ProjetoGardenModelo : DadosMapeamento de um processo de projeto de circuitos VLSI para o modelo de dados do ambiente Gardeninfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/reportinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSTEXT000031249.pdf.txt000031249.pdf.txtExtracted Texttext/plain58204http://www.lume.ufrgs.br/bitstream/10183/126688/2/000031249.pdf.txt5281fe5b3d3a5978f8fc25dc303250c1MD52ORIGINAL000031249.pdf000031249.pdfTexto completoapplication/pdf22113055http://www.lume.ufrgs.br/bitstream/10183/126688/1/000031249.pdf5e083be668f93b95f24bdbd4bbdf85c6MD51THUMBNAIL000031249.pdf.jpg000031249.pdf.jpgGenerated Thumbnailimage/jpeg1498http://www.lume.ufrgs.br/bitstream/10183/126688/3/000031249.pdf.jpgafb20e94e68fae0c3d73f38c679208e9MD5310183/1266882018-10-23 08:37:30.832oai:www.lume.ufrgs.br:10183/126688Repositório de PublicaçõesPUBhttps://lume.ufrgs.br/oai/requestopendoar:2018-10-23T11:37:30Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false |
dc.title.pt_BR.fl_str_mv |
Mapeamento de um processo de projeto de circuitos VLSI para o modelo de dados do ambiente Garden |
title |
Mapeamento de um processo de projeto de circuitos VLSI para o modelo de dados do ambiente Garden |
spellingShingle |
Mapeamento de um processo de projeto de circuitos VLSI para o modelo de dados do ambiente Garden Wagner, Flavio Rech Microeletrônica Ambiente : Projeto Garden Modelo : Dados |
title_short |
Mapeamento de um processo de projeto de circuitos VLSI para o modelo de dados do ambiente Garden |
title_full |
Mapeamento de um processo de projeto de circuitos VLSI para o modelo de dados do ambiente Garden |
title_fullStr |
Mapeamento de um processo de projeto de circuitos VLSI para o modelo de dados do ambiente Garden |
title_full_unstemmed |
Mapeamento de um processo de projeto de circuitos VLSI para o modelo de dados do ambiente Garden |
title_sort |
Mapeamento de um processo de projeto de circuitos VLSI para o modelo de dados do ambiente Garden |
author |
Wagner, Flavio Rech |
author_facet |
Wagner, Flavio Rech |
author_role |
author |
dc.contributor.other.pt_BR.fl_str_mv |
International Business Machines. Rio Scientific Center |
dc.contributor.author.fl_str_mv |
Wagner, Flavio Rech |
dc.subject.por.fl_str_mv |
Microeletrônica Ambiente : Projeto Garden Modelo : Dados |
topic |
Microeletrônica Ambiente : Projeto Garden Modelo : Dados |
description |
Este relatório descreve um exercício de simulação de uma seqüência de passos de projeto de circuitos VLSI que resulta na criação de objetos no ambiente GARDEN. E definida uma metodologia de projeto de sistemas digitais típica, e os passos desta metodologia são mapeados para operações sobre os objetos definidos no modelo de dados do GARDEN. Este mapeamento atribui aos objetos GARDEN uma determinada semântica. Os objetivos deste trabalho são ilustrar a utilização do modelo de dados do GARDEN, e mostrar que o modelo permite a definição de diferentes esquemas conceituais, de acordo com critérios definidos pelo usuário. |
publishDate |
1990 |
dc.date.issued.fl_str_mv |
1990 |
dc.date.accessioned.fl_str_mv |
2015-09-14T15:59:04Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/report |
format |
report |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/10183/126688 |
dc.identifier.nrb.pt_BR.fl_str_mv |
000031249 |
url |
http://hdl.handle.net/10183/126688 |
identifier_str_mv |
000031249 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.publisher.none.fl_str_mv |
IBM |
publisher.none.fl_str_mv |
IBM |
dc.source.none.fl_str_mv |
reponame:Repositório Institucional da UFRGS instname:Universidade Federal do Rio Grande do Sul (UFRGS) instacron:UFRGS |
instname_str |
Universidade Federal do Rio Grande do Sul (UFRGS) |
instacron_str |
UFRGS |
institution |
UFRGS |
reponame_str |
Repositório Institucional da UFRGS |
collection |
Repositório Institucional da UFRGS |
bitstream.url.fl_str_mv |
http://www.lume.ufrgs.br/bitstream/10183/126688/2/000031249.pdf.txt http://www.lume.ufrgs.br/bitstream/10183/126688/1/000031249.pdf http://www.lume.ufrgs.br/bitstream/10183/126688/3/000031249.pdf.jpg |
bitstream.checksum.fl_str_mv |
5281fe5b3d3a5978f8fc25dc303250c1 5e083be668f93b95f24bdbd4bbdf85c6 afb20e94e68fae0c3d73f38c679208e9 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 |
repository.name.fl_str_mv |
Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS) |
repository.mail.fl_str_mv |
|
_version_ |
1815447152375103488 |