Projeto em nível de transistores de um conversor A/D do tipo redistribuição de carga e avaliação de sua frequência máxima de operação
Autor(a) principal: | |
---|---|
Data de Publicação: | 2013 |
Tipo de documento: | Trabalho de conclusão de curso |
Idioma: | por |
Título da fonte: | Repositório Institucional da UFRGS |
Texto Completo: | http://hdl.handle.net/10183/96213 |
Resumo: | Tendo em vista a importância de conversores A/D e a necessidade crescente de melhores desempenhos dos mesmos, viu-se uma razão para o estudo de um tipo específico de conversor: o de redistribuição de carga. O objetivo deste trabalho é o de realizar a descrição do sistema digital de controle do referido conversor (projetado pelo Engenheiro Eletricista Max Feldman em seu Trabalho de Conclusão de Curso) a partir de componentes reais (transistores MOSFET) e uma posterior análise da sua máxima frequência de amostragem. Por fim, com os resultados levantados da análise, realizar um estudo e propor mudanças no projeto que possam vir a melhorar o desempenho do conversor. |
id |
UFRGS-2_2ed012629f03bbacafdc37b4f78cc6f0 |
---|---|
oai_identifier_str |
oai:www.lume.ufrgs.br:10183/96213 |
network_acronym_str |
UFRGS-2 |
network_name_str |
Repositório Institucional da UFRGS |
repository_id_str |
|
spelling |
Tosin, Maurício CagliariBalen, Tiago Roberto2014-06-07T02:08:40Z2013http://hdl.handle.net/10183/96213000915469Tendo em vista a importância de conversores A/D e a necessidade crescente de melhores desempenhos dos mesmos, viu-se uma razão para o estudo de um tipo específico de conversor: o de redistribuição de carga. O objetivo deste trabalho é o de realizar a descrição do sistema digital de controle do referido conversor (projetado pelo Engenheiro Eletricista Max Feldman em seu Trabalho de Conclusão de Curso) a partir de componentes reais (transistores MOSFET) e uma posterior análise da sua máxima frequência de amostragem. Por fim, com os resultados levantados da análise, realizar um estudo e propor mudanças no projeto que possam vir a melhorar o desempenho do conversor.Given the importance of A/D converters and the growing need for better performances of this kind of block, it was seen one reason for the study of a specific converter type: the charge redistribution. The goal of this work is to carry out the description of the digital control of such converter (designed by the Electrical Engineer Max Feldman in his Final Course Work) from real components (MOSFETs) and a subsequent analysis of its maximum sampling frequency. Finally, with the results gathered from the analysis, a second goal is to conduct a study and to propose changes in the design in order to improve the performance of the converter.application/pdfporEngenharia elétricaA/D converterMOSFET transistorsLogic gatesDigital systemProjeto em nível de transistores de um conversor A/D do tipo redistribuição de carga e avaliação de sua frequência máxima de operaçãoProjeto em nível de transistores de um conversor analógico-digital do tipo redistribuição de carga e avaliação de sua frequência máxima de operação info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisUniversidade Federal do Rio Grande do SulPorto Alegre, BR-RSEngenharia Elétricagraduaçãoinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSORIGINAL000915469.pdf000915469.pdfTexto completoapplication/pdf2049412http://www.lume.ufrgs.br/bitstream/10183/96213/1/000915469.pdf27f85a46b668a654230f48a667c56e7aMD51TEXT000915469.pdf.txt000915469.pdf.txtExtracted Texttext/plain97255http://www.lume.ufrgs.br/bitstream/10183/96213/2/000915469.pdf.txt2c06a8cd9e840b49505d7274c4fe391aMD52THUMBNAIL000915469.pdf.jpg000915469.pdf.jpgGenerated Thumbnailimage/jpeg1133http://www.lume.ufrgs.br/bitstream/10183/96213/3/000915469.pdf.jpg58a5c3bcd7872f506a51f5546ce459ceMD5310183/962132018-10-17 09:11:31.635oai:www.lume.ufrgs.br:10183/96213Repositório de PublicaçõesPUBhttps://lume.ufrgs.br/oai/requestopendoar:2018-10-17T12:11:31Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false |
dc.title.pt_BR.fl_str_mv |
Projeto em nível de transistores de um conversor A/D do tipo redistribuição de carga e avaliação de sua frequência máxima de operação |
dc.title.alternative.pt_BR.fl_str_mv |
Projeto em nível de transistores de um conversor analógico-digital do tipo redistribuição de carga e avaliação de sua frequência máxima de operação |
title |
Projeto em nível de transistores de um conversor A/D do tipo redistribuição de carga e avaliação de sua frequência máxima de operação |
spellingShingle |
Projeto em nível de transistores de um conversor A/D do tipo redistribuição de carga e avaliação de sua frequência máxima de operação Tosin, Maurício Cagliari Engenharia elétrica A/D converter MOSFET transistors Logic gates Digital system |
title_short |
Projeto em nível de transistores de um conversor A/D do tipo redistribuição de carga e avaliação de sua frequência máxima de operação |
title_full |
Projeto em nível de transistores de um conversor A/D do tipo redistribuição de carga e avaliação de sua frequência máxima de operação |
title_fullStr |
Projeto em nível de transistores de um conversor A/D do tipo redistribuição de carga e avaliação de sua frequência máxima de operação |
title_full_unstemmed |
Projeto em nível de transistores de um conversor A/D do tipo redistribuição de carga e avaliação de sua frequência máxima de operação |
title_sort |
Projeto em nível de transistores de um conversor A/D do tipo redistribuição de carga e avaliação de sua frequência máxima de operação |
author |
Tosin, Maurício Cagliari |
author_facet |
Tosin, Maurício Cagliari |
author_role |
author |
dc.contributor.author.fl_str_mv |
Tosin, Maurício Cagliari |
dc.contributor.advisor1.fl_str_mv |
Balen, Tiago Roberto |
contributor_str_mv |
Balen, Tiago Roberto |
dc.subject.por.fl_str_mv |
Engenharia elétrica |
topic |
Engenharia elétrica A/D converter MOSFET transistors Logic gates Digital system |
dc.subject.eng.fl_str_mv |
A/D converter MOSFET transistors Logic gates Digital system |
description |
Tendo em vista a importância de conversores A/D e a necessidade crescente de melhores desempenhos dos mesmos, viu-se uma razão para o estudo de um tipo específico de conversor: o de redistribuição de carga. O objetivo deste trabalho é o de realizar a descrição do sistema digital de controle do referido conversor (projetado pelo Engenheiro Eletricista Max Feldman em seu Trabalho de Conclusão de Curso) a partir de componentes reais (transistores MOSFET) e uma posterior análise da sua máxima frequência de amostragem. Por fim, com os resultados levantados da análise, realizar um estudo e propor mudanças no projeto que possam vir a melhorar o desempenho do conversor. |
publishDate |
2013 |
dc.date.issued.fl_str_mv |
2013 |
dc.date.accessioned.fl_str_mv |
2014-06-07T02:08:40Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
format |
bachelorThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/10183/96213 |
dc.identifier.nrb.pt_BR.fl_str_mv |
000915469 |
url |
http://hdl.handle.net/10183/96213 |
identifier_str_mv |
000915469 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.source.none.fl_str_mv |
reponame:Repositório Institucional da UFRGS instname:Universidade Federal do Rio Grande do Sul (UFRGS) instacron:UFRGS |
instname_str |
Universidade Federal do Rio Grande do Sul (UFRGS) |
instacron_str |
UFRGS |
institution |
UFRGS |
reponame_str |
Repositório Institucional da UFRGS |
collection |
Repositório Institucional da UFRGS |
bitstream.url.fl_str_mv |
http://www.lume.ufrgs.br/bitstream/10183/96213/1/000915469.pdf http://www.lume.ufrgs.br/bitstream/10183/96213/2/000915469.pdf.txt http://www.lume.ufrgs.br/bitstream/10183/96213/3/000915469.pdf.jpg |
bitstream.checksum.fl_str_mv |
27f85a46b668a654230f48a667c56e7a 2c06a8cd9e840b49505d7274c4fe391a 58a5c3bcd7872f506a51f5546ce459ce |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 |
repository.name.fl_str_mv |
Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS) |
repository.mail.fl_str_mv |
|
_version_ |
1801224466618908672 |