Validation and evaluation of the ASAM - Automatic Architecture Synthesis and Application Mapping - flow

Detalhes bibliográficos
Autor(a) principal: Chies, Felipe Augusto
Data de Publicação: 2013
Tipo de documento: Trabalho de conclusão de curso
Idioma: eng
Título da fonte: Repositório Institucional da UFRGS
Texto Completo: http://hdl.handle.net/10183/78604
Resumo: A fim de construir MPSoCs de alta qualidade é necessário investigar e explorar conceitos mais satisfatórios de computação, armazenamento e comunicação, além de utilizar eficientes métodos de design e softwares de projeto de circuitos integrados. Este documento discute alguns subsistemas de uma ferramenta automática de síntese de arquitetura e mapeamento de aplicação (ASAM flow). Além disso, será proposta uma plataforma baseada em componentes para o design de sistemas com múltiplos ASIPs e algumas estratégias para conectar diferentes issue slots serão introduzidas e comparadas. Os resultados experimentais mostram que o método introduzido neste documento resulta nos melhores trade-offs com relação ao tempo de execução e ao consumo da aplicação entre as diferentes arquiteturas analisadas.
id UFRGS-2_3f115a08e0bb2cba27bd0b93c0b464f7
oai_identifier_str oai:www.lume.ufrgs.br:10183/78604
network_acronym_str UFRGS-2
network_name_str Repositório Institucional da UFRGS
repository_id_str
spelling Chies, Felipe AugustoCarro, LuigiLindwer, Menno2013-10-03T01:46:52Z2013http://hdl.handle.net/10183/78604000899837A fim de construir MPSoCs de alta qualidade é necessário investigar e explorar conceitos mais satisfatórios de computação, armazenamento e comunicação, além de utilizar eficientes métodos de design e softwares de projeto de circuitos integrados. Este documento discute alguns subsistemas de uma ferramenta automática de síntese de arquitetura e mapeamento de aplicação (ASAM flow). Além disso, será proposta uma plataforma baseada em componentes para o design de sistemas com múltiplos ASIPs e algumas estratégias para conectar diferentes issue slots serão introduzidas e comparadas. Os resultados experimentais mostram que o método introduzido neste documento resulta nos melhores trade-offs com relação ao tempo de execução e ao consumo da aplicação entre as diferentes arquiteturas analisadas.High-quality MPSoCs can only be constructed exploiting more adequate concepts of computation, storage and communication, as well as usage of efficient design methods and electronic design automation (EDA) tools. This document discusses some subsystems of the Automatic Architecture Synthesis and Application Mapping (ASAM) flow. In addition, we propose a component based design for multi-ASIP platform and we will introduce and compare several strategies to connect different issue slots. Experimental results show that our approach give the best trade-off regarding application execution time and energy consumption between the different architectures analyzed.application/pdfengMicroeletrônicaArquitetura : ComputadoresEmbedded systemsHeterogeneous multi-processor system-on-chip (MPSoC)Customizable ASIPsArchitecture synthesisDesign space explorationValidation and evaluation of the ASAM - Automatic Architecture Synthesis and Application Mapping - flowValidação e avaliaçao de uma ferramenta automática de síntese de arquitetura e mapeamento de aplicação (ASAM flow) info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisUniversidade Federal do Rio Grande do SulInstituto de InformáticaPorto Alegre, BR-RS2013Engenharia de Computaçãograduaçãoinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSORIGINAL000899837.pdf000899837.pdfTexto completo (inglês)application/pdf5007941http://www.lume.ufrgs.br/bitstream/10183/78604/1/000899837.pdfe83926d0a8ac0a80bdae3cc28a7f3721MD51TEXT000899837.pdf.txt000899837.pdf.txtExtracted Texttext/plain170126http://www.lume.ufrgs.br/bitstream/10183/78604/2/000899837.pdf.txt0d827fa702c0e459fe5f120a70b08b56MD52THUMBNAIL000899837.pdf.jpg000899837.pdf.jpgGenerated Thumbnailimage/jpeg1053http://www.lume.ufrgs.br/bitstream/10183/78604/3/000899837.pdf.jpg220e3f52f6d48b2989c99ce3784538b9MD5310183/786042021-05-07 04:33:18.792698oai:www.lume.ufrgs.br:10183/78604Repositório de PublicaçõesPUBhttps://lume.ufrgs.br/oai/requestopendoar:2021-05-07T07:33:18Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false
dc.title.pt_BR.fl_str_mv Validation and evaluation of the ASAM - Automatic Architecture Synthesis and Application Mapping - flow
dc.title.alternative.pt.fl_str_mv Validação e avaliaçao de uma ferramenta automática de síntese de arquitetura e mapeamento de aplicação (ASAM flow)
title Validation and evaluation of the ASAM - Automatic Architecture Synthesis and Application Mapping - flow
spellingShingle Validation and evaluation of the ASAM - Automatic Architecture Synthesis and Application Mapping - flow
Chies, Felipe Augusto
Microeletrônica
Arquitetura : Computadores
Embedded systems
Heterogeneous multi-processor system-on-chip (MPSoC)
Customizable ASIPs
Architecture synthesis
Design space exploration
title_short Validation and evaluation of the ASAM - Automatic Architecture Synthesis and Application Mapping - flow
title_full Validation and evaluation of the ASAM - Automatic Architecture Synthesis and Application Mapping - flow
title_fullStr Validation and evaluation of the ASAM - Automatic Architecture Synthesis and Application Mapping - flow
title_full_unstemmed Validation and evaluation of the ASAM - Automatic Architecture Synthesis and Application Mapping - flow
title_sort Validation and evaluation of the ASAM - Automatic Architecture Synthesis and Application Mapping - flow
author Chies, Felipe Augusto
author_facet Chies, Felipe Augusto
author_role author
dc.contributor.author.fl_str_mv Chies, Felipe Augusto
dc.contributor.advisor1.fl_str_mv Carro, Luigi
dc.contributor.advisor-co1.fl_str_mv Lindwer, Menno
contributor_str_mv Carro, Luigi
Lindwer, Menno
dc.subject.por.fl_str_mv Microeletrônica
Arquitetura : Computadores
topic Microeletrônica
Arquitetura : Computadores
Embedded systems
Heterogeneous multi-processor system-on-chip (MPSoC)
Customizable ASIPs
Architecture synthesis
Design space exploration
dc.subject.eng.fl_str_mv Embedded systems
Heterogeneous multi-processor system-on-chip (MPSoC)
Customizable ASIPs
Architecture synthesis
Design space exploration
description A fim de construir MPSoCs de alta qualidade é necessário investigar e explorar conceitos mais satisfatórios de computação, armazenamento e comunicação, além de utilizar eficientes métodos de design e softwares de projeto de circuitos integrados. Este documento discute alguns subsistemas de uma ferramenta automática de síntese de arquitetura e mapeamento de aplicação (ASAM flow). Além disso, será proposta uma plataforma baseada em componentes para o design de sistemas com múltiplos ASIPs e algumas estratégias para conectar diferentes issue slots serão introduzidas e comparadas. Os resultados experimentais mostram que o método introduzido neste documento resulta nos melhores trade-offs com relação ao tempo de execução e ao consumo da aplicação entre as diferentes arquiteturas analisadas.
publishDate 2013
dc.date.accessioned.fl_str_mv 2013-10-03T01:46:52Z
dc.date.issued.fl_str_mv 2013
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://hdl.handle.net/10183/78604
dc.identifier.nrb.pt_BR.fl_str_mv 000899837
url http://hdl.handle.net/10183/78604
identifier_str_mv 000899837
dc.language.iso.fl_str_mv eng
language eng
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:Repositório Institucional da UFRGS
instname:Universidade Federal do Rio Grande do Sul (UFRGS)
instacron:UFRGS
instname_str Universidade Federal do Rio Grande do Sul (UFRGS)
instacron_str UFRGS
institution UFRGS
reponame_str Repositório Institucional da UFRGS
collection Repositório Institucional da UFRGS
bitstream.url.fl_str_mv http://www.lume.ufrgs.br/bitstream/10183/78604/1/000899837.pdf
http://www.lume.ufrgs.br/bitstream/10183/78604/2/000899837.pdf.txt
http://www.lume.ufrgs.br/bitstream/10183/78604/3/000899837.pdf.jpg
bitstream.checksum.fl_str_mv e83926d0a8ac0a80bdae3cc28a7f3721
0d827fa702c0e459fe5f120a70b08b56
220e3f52f6d48b2989c99ce3784538b9
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)
repository.mail.fl_str_mv
_version_ 1801224454719668224