SwitchCraft : um ambiente computacional para síntese e análise de redes lógicas
Autor(a) principal: | |
---|---|
Data de Publicação: | 2009 |
Tipo de documento: | Trabalho de conclusão de curso |
Idioma: | por |
Título da fonte: | Repositório Institucional da UFRGS |
Texto Completo: | http://hdl.handle.net/10183/18570 |
Resumo: | O ambiente SwitchCraft provê um conjunto de ferramentas para geração de redes de chaves lógicas. Estimativas para atraso de propagação de sinais, área e dissipação de energia (dinâmica ou corrente de fuga) também estão disponíveis. A plataforma é amigável e permite a construção de scripts, agrupando seqüências de comandos. Redes de transistores correspondendo a funções lógicas alvo podem ser geradas de equações e de BDDs. Redes logicamente e topologicamente complementares podem ser derivadas através de métodos baseados em grafos duais. Diferentes estilos lógicos CMOS podem ser obtidos, por exemplo, single ou dualrail, topologias estáticas ou dinâmicas, com planos disjuntos (pull-up PMOS / pulldown NMOS) ou em uma estrutura tipo PTL (com estruturas pull-up/pull-down compartilhadas). |
id |
UFRGS-2_7d18c8b43b64c98887bad7b650e25e9b |
---|---|
oai_identifier_str |
oai:www.lume.ufrgs.br:10183/18570 |
network_acronym_str |
UFRGS-2 |
network_name_str |
Repositório Institucional da UFRGS |
repository_id_str |
|
spelling |
Callegaro, ViniciusRibas, Renato PerezRosa Junior, Leomar Soares da2010-02-24T04:14:37Z2009http://hdl.handle.net/10183/18570000730944O ambiente SwitchCraft provê um conjunto de ferramentas para geração de redes de chaves lógicas. Estimativas para atraso de propagação de sinais, área e dissipação de energia (dinâmica ou corrente de fuga) também estão disponíveis. A plataforma é amigável e permite a construção de scripts, agrupando seqüências de comandos. Redes de transistores correspondendo a funções lógicas alvo podem ser geradas de equações e de BDDs. Redes logicamente e topologicamente complementares podem ser derivadas através de métodos baseados em grafos duais. Diferentes estilos lógicos CMOS podem ser obtidos, por exemplo, single ou dualrail, topologias estáticas ou dinâmicas, com planos disjuntos (pull-up PMOS / pulldown NMOS) ou em uma estrutura tipo PTL (com estruturas pull-up/pull-down compartilhadas).SwitchCraft environment provides a set of tools for switch network generation. Estimators for delay, area and power dissipation (dynamic and leakage) are available. The platform is easy-to-use and it allows the construction of scripts grouping a sequence of commands. Transistor networks corresponding to target logic functions can be generated from equations and from BDDs. Logically and topologically complementary networks can be derived through dual-graphs. Different CMOS logic styles can be obtained, e.g. single and dual-rail, static and dynamic topologies, with disjoint planes (pull-up PMOS / pull-down NMOS) and in a PTL-like structure (with a shared pull-up/pull-down structure).application/pdfporMicroeletrônicaCircuitos integradosCADSwitch networkDigital circuitsBDDCMOSSwitchCraft : um ambiente computacional para síntese e análise de redes lógicasSwitchCraft: a computer environment for switch network synthesis and analysis info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisUniversidade Federal do Rio Grande do SulInstituto de InformáticaPorto Alegre, BR-RS2009Ciência da Computação: Ênfase em Ciência da Computação: Bachareladograduaçãoinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSORIGINAL000730944.pdf000730944.pdfTexto completoapplication/pdf1047355http://www.lume.ufrgs.br/bitstream/10183/18570/1/000730944.pdf3e46e78d8528a7718b41d5f74afe6bcdMD51TEXT000730944.pdf.txt000730944.pdf.txtExtracted Texttext/plain71569http://www.lume.ufrgs.br/bitstream/10183/18570/2/000730944.pdf.txt2d29963f83334ab007e89f07da257c19MD52THUMBNAIL000730944.pdf.jpg000730944.pdf.jpgGenerated Thumbnailimage/jpeg1091http://www.lume.ufrgs.br/bitstream/10183/18570/3/000730944.pdf.jpg2166ac59e0578d5215add5b114ff1bd0MD5310183/185702018-10-18 07:21:39.119oai:www.lume.ufrgs.br:10183/18570Repositório de PublicaçõesPUBhttps://lume.ufrgs.br/oai/requestopendoar:2018-10-18T10:21:39Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false |
dc.title.pt_BR.fl_str_mv |
SwitchCraft : um ambiente computacional para síntese e análise de redes lógicas |
dc.title.alternative.en.fl_str_mv |
SwitchCraft: a computer environment for switch network synthesis and analysis |
title |
SwitchCraft : um ambiente computacional para síntese e análise de redes lógicas |
spellingShingle |
SwitchCraft : um ambiente computacional para síntese e análise de redes lógicas Callegaro, Vinicius Microeletrônica Circuitos integrados CAD Switch network Digital circuits BDD CMOS |
title_short |
SwitchCraft : um ambiente computacional para síntese e análise de redes lógicas |
title_full |
SwitchCraft : um ambiente computacional para síntese e análise de redes lógicas |
title_fullStr |
SwitchCraft : um ambiente computacional para síntese e análise de redes lógicas |
title_full_unstemmed |
SwitchCraft : um ambiente computacional para síntese e análise de redes lógicas |
title_sort |
SwitchCraft : um ambiente computacional para síntese e análise de redes lógicas |
author |
Callegaro, Vinicius |
author_facet |
Callegaro, Vinicius |
author_role |
author |
dc.contributor.author.fl_str_mv |
Callegaro, Vinicius |
dc.contributor.advisor1.fl_str_mv |
Ribas, Renato Perez |
dc.contributor.advisor-co1.fl_str_mv |
Rosa Junior, Leomar Soares da |
contributor_str_mv |
Ribas, Renato Perez Rosa Junior, Leomar Soares da |
dc.subject.por.fl_str_mv |
Microeletrônica Circuitos integrados |
topic |
Microeletrônica Circuitos integrados CAD Switch network Digital circuits BDD CMOS |
dc.subject.eng.fl_str_mv |
CAD Switch network Digital circuits BDD CMOS |
description |
O ambiente SwitchCraft provê um conjunto de ferramentas para geração de redes de chaves lógicas. Estimativas para atraso de propagação de sinais, área e dissipação de energia (dinâmica ou corrente de fuga) também estão disponíveis. A plataforma é amigável e permite a construção de scripts, agrupando seqüências de comandos. Redes de transistores correspondendo a funções lógicas alvo podem ser geradas de equações e de BDDs. Redes logicamente e topologicamente complementares podem ser derivadas através de métodos baseados em grafos duais. Diferentes estilos lógicos CMOS podem ser obtidos, por exemplo, single ou dualrail, topologias estáticas ou dinâmicas, com planos disjuntos (pull-up PMOS / pulldown NMOS) ou em uma estrutura tipo PTL (com estruturas pull-up/pull-down compartilhadas). |
publishDate |
2009 |
dc.date.issued.fl_str_mv |
2009 |
dc.date.accessioned.fl_str_mv |
2010-02-24T04:14:37Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
format |
bachelorThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/10183/18570 |
dc.identifier.nrb.pt_BR.fl_str_mv |
000730944 |
url |
http://hdl.handle.net/10183/18570 |
identifier_str_mv |
000730944 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.source.none.fl_str_mv |
reponame:Repositório Institucional da UFRGS instname:Universidade Federal do Rio Grande do Sul (UFRGS) instacron:UFRGS |
instname_str |
Universidade Federal do Rio Grande do Sul (UFRGS) |
instacron_str |
UFRGS |
institution |
UFRGS |
reponame_str |
Repositório Institucional da UFRGS |
collection |
Repositório Institucional da UFRGS |
bitstream.url.fl_str_mv |
http://www.lume.ufrgs.br/bitstream/10183/18570/1/000730944.pdf http://www.lume.ufrgs.br/bitstream/10183/18570/2/000730944.pdf.txt http://www.lume.ufrgs.br/bitstream/10183/18570/3/000730944.pdf.jpg |
bitstream.checksum.fl_str_mv |
3e46e78d8528a7718b41d5f74afe6bcd 2d29963f83334ab007e89f07da257c19 2166ac59e0578d5215add5b114ff1bd0 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 |
repository.name.fl_str_mv |
Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS) |
repository.mail.fl_str_mv |
|
_version_ |
1801224390100123648 |