Medidor de taxa de erro de bit para fibra ótica

Detalhes bibliográficos
Autor(a) principal: Dai Pra, Thiago
Data de Publicação: 2012
Tipo de documento: Trabalho de conclusão de curso
Idioma: por
Título da fonte: Repositório Institucional da UFRGS
Texto Completo: http://hdl.handle.net/10183/65425
Resumo: Ao passar dos últimos anos, tem-se presenciado a intensa utilização de fibras óticas como meio para transporte de dados em alta velocidade e longas distâncias, tornando-se imperativo o teste desses enlaces ópticos. Assim, este projeto volta-se ao desenvolvimento de uma arquitetura capaz de determinar a taxa de erro de bit (BER) para enlaces ópticos de alta velocidade (até 2,5 Gbps) e à validação dessa arquitetura em comparação com um sistema proprietário. O trabalho deve considerar o futuro aumento da taxa de dados, sendo modular e suficientemente genérico para sua expansão futura. A arquitetura é descrita em VHDL, auxiliada por simulações, e implementada em FPGA Spartan-6 da Xilinx, utilizando seus transceivers com velocidade de até 3,2 Gbps como interface de alta velocidade.
id UFRGS-2_b241c8f938775944637e044b415f9fea
oai_identifier_str oai:www.lume.ufrgs.br:10183/65425
network_acronym_str UFRGS-2
network_name_str Repositório Institucional da UFRGS
repository_id_str
spelling Dai Pra, ThiagoSchuck Junior, Adalberto2013-01-29T01:37:52Z2012http://hdl.handle.net/10183/65425000858235Ao passar dos últimos anos, tem-se presenciado a intensa utilização de fibras óticas como meio para transporte de dados em alta velocidade e longas distâncias, tornando-se imperativo o teste desses enlaces ópticos. Assim, este projeto volta-se ao desenvolvimento de uma arquitetura capaz de determinar a taxa de erro de bit (BER) para enlaces ópticos de alta velocidade (até 2,5 Gbps) e à validação dessa arquitetura em comparação com um sistema proprietário. O trabalho deve considerar o futuro aumento da taxa de dados, sendo modular e suficientemente genérico para sua expansão futura. A arquitetura é descrita em VHDL, auxiliada por simulações, e implementada em FPGA Spartan-6 da Xilinx, utilizando seus transceivers com velocidade de até 3,2 Gbps como interface de alta velocidade.Through the last years, an intense growth in the use of optical fibers for high-speed and long-haul data transmission has been seen, making the test of these optical link of key importance. This project focuses on the development of an architecture able to measure the Bit Error Rate (BER) for high-speed optical links up to 2,5 Gbps and the validation of the architecture in comparison to a proprietary solution. This work must take account on the rise of the data rates, being as modular and generic as possible for its future expansion. The architecture is described in VHDL, using simulation tools, and implemented for Spartan-6 FPGA from Xilinx, using its transceivers as a high-speed interface up to 3,2 Gbps.application/pdfporEngenharia elétricaElectrical EngineeringOptical CommunicationBit Error RateMedidor de taxa de erro de bit para fibra óticainfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisUniversidade Federal do Rio Grande do SulEscola de EngenhariaPorto Alegre, BR-RS2012Engenharia Elétricagraduaçãoinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSORIGINAL000858235.pdf000858235.pdfTexto completoapplication/pdf1912104http://www.lume.ufrgs.br/bitstream/10183/65425/1/000858235.pdfaa1b51383c34ad5698edb00101da6bcaMD51TEXT000858235.pdf.txt000858235.pdf.txtExtracted Texttext/plain94111http://www.lume.ufrgs.br/bitstream/10183/65425/2/000858235.pdf.txtf62ceb34832fcc4500d82dddf28a0b26MD52THUMBNAIL000858235.pdf.jpg000858235.pdf.jpgGenerated Thumbnailimage/jpeg982http://www.lume.ufrgs.br/bitstream/10183/65425/3/000858235.pdf.jpg5719bb4a87e51a9e0d3e9c2e8a7d3a7dMD5310183/654252018-10-16 09:31:09.776oai:www.lume.ufrgs.br:10183/65425Repositório de PublicaçõesPUBhttps://lume.ufrgs.br/oai/requestopendoar:2018-10-16T12:31:09Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false
dc.title.pt_BR.fl_str_mv Medidor de taxa de erro de bit para fibra ótica
title Medidor de taxa de erro de bit para fibra ótica
spellingShingle Medidor de taxa de erro de bit para fibra ótica
Dai Pra, Thiago
Engenharia elétrica
Electrical Engineering
Optical Communication
Bit Error Rate
title_short Medidor de taxa de erro de bit para fibra ótica
title_full Medidor de taxa de erro de bit para fibra ótica
title_fullStr Medidor de taxa de erro de bit para fibra ótica
title_full_unstemmed Medidor de taxa de erro de bit para fibra ótica
title_sort Medidor de taxa de erro de bit para fibra ótica
author Dai Pra, Thiago
author_facet Dai Pra, Thiago
author_role author
dc.contributor.author.fl_str_mv Dai Pra, Thiago
dc.contributor.advisor1.fl_str_mv Schuck Junior, Adalberto
contributor_str_mv Schuck Junior, Adalberto
dc.subject.por.fl_str_mv Engenharia elétrica
topic Engenharia elétrica
Electrical Engineering
Optical Communication
Bit Error Rate
dc.subject.eng.fl_str_mv Electrical Engineering
Optical Communication
Bit Error Rate
description Ao passar dos últimos anos, tem-se presenciado a intensa utilização de fibras óticas como meio para transporte de dados em alta velocidade e longas distâncias, tornando-se imperativo o teste desses enlaces ópticos. Assim, este projeto volta-se ao desenvolvimento de uma arquitetura capaz de determinar a taxa de erro de bit (BER) para enlaces ópticos de alta velocidade (até 2,5 Gbps) e à validação dessa arquitetura em comparação com um sistema proprietário. O trabalho deve considerar o futuro aumento da taxa de dados, sendo modular e suficientemente genérico para sua expansão futura. A arquitetura é descrita em VHDL, auxiliada por simulações, e implementada em FPGA Spartan-6 da Xilinx, utilizando seus transceivers com velocidade de até 3,2 Gbps como interface de alta velocidade.
publishDate 2012
dc.date.issued.fl_str_mv 2012
dc.date.accessioned.fl_str_mv 2013-01-29T01:37:52Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://hdl.handle.net/10183/65425
dc.identifier.nrb.pt_BR.fl_str_mv 000858235
url http://hdl.handle.net/10183/65425
identifier_str_mv 000858235
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:Repositório Institucional da UFRGS
instname:Universidade Federal do Rio Grande do Sul (UFRGS)
instacron:UFRGS
instname_str Universidade Federal do Rio Grande do Sul (UFRGS)
instacron_str UFRGS
institution UFRGS
reponame_str Repositório Institucional da UFRGS
collection Repositório Institucional da UFRGS
bitstream.url.fl_str_mv http://www.lume.ufrgs.br/bitstream/10183/65425/1/000858235.pdf
http://www.lume.ufrgs.br/bitstream/10183/65425/2/000858235.pdf.txt
http://www.lume.ufrgs.br/bitstream/10183/65425/3/000858235.pdf.jpg
bitstream.checksum.fl_str_mv aa1b51383c34ad5698edb00101da6bca
f62ceb34832fcc4500d82dddf28a0b26
5719bb4a87e51a9e0d3e9c2e8a7d3a7d
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)
repository.mail.fl_str_mv
_version_ 1815447096480759808