Jezz : an effective legalization algorithm for minimum overall displacement
Autor(a) principal: | |
---|---|
Data de Publicação: | 2015 |
Tipo de documento: | Trabalho de conclusão de curso |
Idioma: | eng |
Título da fonte: | Repositório Institucional da UFRGS |
Texto Completo: | http://hdl.handle.net/10183/126056 |
Resumo: | Legalização é um dos três estágios em que se subdivide o posicionamento de portas lógicas na síntese física de um circuito integrado. Esse estágio consiste na seleção de posições consideradas válidas para as portas lógicas, ou seja, posições que estejam alinhadas às bandas divisoras do circuito, e em que não haja sobreposições. Além de organizar as portas lógicas em posições válidas, uma legalização bem feita necessita prover uma transição suave entre o posicionamento global, o primeiro estágio do posicionamento, e o posicionamento detalhado, o último estágio, de forma que a solução alcançada no posicionamento global seja modificada o mínimo possível. Neste trabalho, é feito um estudo sobre os algoritmos de legalização presentes na atualidade, suas diferenças, e também é proposto um algoritmo de legalização chamado Jezz. Para comprovar a eficiência de tal algoritmo, foi realizada uma comparação entre ele e outros dois algoritmos de legalização, Tetris (HILL, 2002), que é um algoritmo clássico, e Abacus (SPINDLER; SCHLICHTMANN; JOHANNES, 2008), que é um algoritmo semelhante a Jezz, que havia sido proposto como um algoritmo superior a Tetris no tocante ao distanciamento total das portas lógicas em relação às suas posições originais. Jezz é um algoritmo semelhante ao Abacus, sendo a diferença básica entre eles de que Jezz usa uma função linear (distância de Manhattan) para calcular o custo de mover células, enquanto Abacus usa uma função quadrática. |
id |
UFRGS-2_b30831f29896ece4df0e2cf9473df873 |
---|---|
oai_identifier_str |
oai:www.lume.ufrgs.br:10183/126056 |
network_acronym_str |
UFRGS-2 |
network_name_str |
Repositório Institucional da UFRGS |
repository_id_str |
|
spelling |
Puget, Julia CasarinReis, Ricardo Augusto da LuzFlach, Guilherme Augusto2015-08-29T02:40:07Z2015http://hdl.handle.net/10183/126056000971920Legalização é um dos três estágios em que se subdivide o posicionamento de portas lógicas na síntese física de um circuito integrado. Esse estágio consiste na seleção de posições consideradas válidas para as portas lógicas, ou seja, posições que estejam alinhadas às bandas divisoras do circuito, e em que não haja sobreposições. Além de organizar as portas lógicas em posições válidas, uma legalização bem feita necessita prover uma transição suave entre o posicionamento global, o primeiro estágio do posicionamento, e o posicionamento detalhado, o último estágio, de forma que a solução alcançada no posicionamento global seja modificada o mínimo possível. Neste trabalho, é feito um estudo sobre os algoritmos de legalização presentes na atualidade, suas diferenças, e também é proposto um algoritmo de legalização chamado Jezz. Para comprovar a eficiência de tal algoritmo, foi realizada uma comparação entre ele e outros dois algoritmos de legalização, Tetris (HILL, 2002), que é um algoritmo clássico, e Abacus (SPINDLER; SCHLICHTMANN; JOHANNES, 2008), que é um algoritmo semelhante a Jezz, que havia sido proposto como um algoritmo superior a Tetris no tocante ao distanciamento total das portas lógicas em relação às suas posições originais. Jezz é um algoritmo semelhante ao Abacus, sendo a diferença básica entre eles de que Jezz usa uma função linear (distância de Manhattan) para calcular o custo de mover células, enquanto Abacus usa uma função quadrática.Legalization is one of the three stages in which logic gate placement is subdivided in the physical synthesis of an integrated circuit. This stage consists of selecting positions considered to be valid for the logic gates, that is, positions that are alligned to the rows that divide the circuit area and where there is no overlapping among the gates. In addition to organizing the logic gates in valid positions, a well made legalization needs to provide a smooth transition between global placement, the first stage of placement, and detailed placement, the last stage, in such a way that the solution that had been reached in global placement is modified the least possible. In this work, a study on the legalization algorithms is performed, covering algorithms present today and a classic one. Also, a legalization algorithm called Jezz is proposed. To verify the effectiveness of it, a comparison between it and two others has been made, being these two Tetris (HILL, 2002), which is a classical algorithm, and Abacus (SPINDLER; SCHLICHTMANN; JOHANNES, 2008), which is an algorithm that is simmilar to Jezz, and that had been proposed as an algorithm superior to Tetris when it comes to overall displacement of the logic gates with respect to their original positions pre-legalization. Jezz is similar to Abacus, being the main difference between them that, whilst Jezz uses a linear function (Manhattan distance) to calculate the cost of displacing cells, Abacus uses a quadratic function.application/pdfengMicroeletrônicaCircuitos integrados : MicroeletrônicaLegalizationIncrementalDisturbancePlacementMinimumStandard-cellMicroelectronicsLegalizationDisturbancePlacementJezz : an effective legalization algorithm for minimum overall displacementinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisUniversidade Federal do Rio Grande do SulInstituto de InformáticaPorto Alegre, BR-RS2015Ciência da Computação: Ênfase em Engenharia da Computação: Bachareladograduaçãoinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSORIGINAL000971920.pdf000971920.pdfTexto completo (inglês)application/pdf929963http://www.lume.ufrgs.br/bitstream/10183/126056/1/000971920.pdf5aef0949b17618347bb525ea2a472877MD51TEXT000971920.pdf.txt000971920.pdf.txtExtracted Texttext/plain107149http://www.lume.ufrgs.br/bitstream/10183/126056/2/000971920.pdf.txt08d5888ce99ac35ff2ad8f3b98575abdMD52THUMBNAIL000971920.pdf.jpg000971920.pdf.jpgGenerated Thumbnailimage/jpeg1067http://www.lume.ufrgs.br/bitstream/10183/126056/3/000971920.pdf.jpg299f7c53964882f02ee9d0c483e579fcMD5310183/1260562021-05-07 04:58:55.259446oai:www.lume.ufrgs.br:10183/126056Repositório de PublicaçõesPUBhttps://lume.ufrgs.br/oai/requestopendoar:2021-05-07T07:58:55Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false |
dc.title.pt_BR.fl_str_mv |
Jezz : an effective legalization algorithm for minimum overall displacement |
title |
Jezz : an effective legalization algorithm for minimum overall displacement |
spellingShingle |
Jezz : an effective legalization algorithm for minimum overall displacement Puget, Julia Casarin Microeletrônica Circuitos integrados : Microeletrônica Legalization Incremental Disturbance Placement Minimum Standard-cell Microelectronics Legalization Disturbance Placement |
title_short |
Jezz : an effective legalization algorithm for minimum overall displacement |
title_full |
Jezz : an effective legalization algorithm for minimum overall displacement |
title_fullStr |
Jezz : an effective legalization algorithm for minimum overall displacement |
title_full_unstemmed |
Jezz : an effective legalization algorithm for minimum overall displacement |
title_sort |
Jezz : an effective legalization algorithm for minimum overall displacement |
author |
Puget, Julia Casarin |
author_facet |
Puget, Julia Casarin |
author_role |
author |
dc.contributor.author.fl_str_mv |
Puget, Julia Casarin |
dc.contributor.advisor1.fl_str_mv |
Reis, Ricardo Augusto da Luz |
dc.contributor.advisor-co1.fl_str_mv |
Flach, Guilherme Augusto |
contributor_str_mv |
Reis, Ricardo Augusto da Luz Flach, Guilherme Augusto |
dc.subject.por.fl_str_mv |
Microeletrônica Circuitos integrados : Microeletrônica |
topic |
Microeletrônica Circuitos integrados : Microeletrônica Legalization Incremental Disturbance Placement Minimum Standard-cell Microelectronics Legalization Disturbance Placement |
dc.subject.eng.fl_str_mv |
Legalization Incremental Disturbance Placement Minimum Standard-cell Microelectronics Legalization Disturbance Placement |
description |
Legalização é um dos três estágios em que se subdivide o posicionamento de portas lógicas na síntese física de um circuito integrado. Esse estágio consiste na seleção de posições consideradas válidas para as portas lógicas, ou seja, posições que estejam alinhadas às bandas divisoras do circuito, e em que não haja sobreposições. Além de organizar as portas lógicas em posições válidas, uma legalização bem feita necessita prover uma transição suave entre o posicionamento global, o primeiro estágio do posicionamento, e o posicionamento detalhado, o último estágio, de forma que a solução alcançada no posicionamento global seja modificada o mínimo possível. Neste trabalho, é feito um estudo sobre os algoritmos de legalização presentes na atualidade, suas diferenças, e também é proposto um algoritmo de legalização chamado Jezz. Para comprovar a eficiência de tal algoritmo, foi realizada uma comparação entre ele e outros dois algoritmos de legalização, Tetris (HILL, 2002), que é um algoritmo clássico, e Abacus (SPINDLER; SCHLICHTMANN; JOHANNES, 2008), que é um algoritmo semelhante a Jezz, que havia sido proposto como um algoritmo superior a Tetris no tocante ao distanciamento total das portas lógicas em relação às suas posições originais. Jezz é um algoritmo semelhante ao Abacus, sendo a diferença básica entre eles de que Jezz usa uma função linear (distância de Manhattan) para calcular o custo de mover células, enquanto Abacus usa uma função quadrática. |
publishDate |
2015 |
dc.date.accessioned.fl_str_mv |
2015-08-29T02:40:07Z |
dc.date.issued.fl_str_mv |
2015 |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
format |
bachelorThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/10183/126056 |
dc.identifier.nrb.pt_BR.fl_str_mv |
000971920 |
url |
http://hdl.handle.net/10183/126056 |
identifier_str_mv |
000971920 |
dc.language.iso.fl_str_mv |
eng |
language |
eng |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.source.none.fl_str_mv |
reponame:Repositório Institucional da UFRGS instname:Universidade Federal do Rio Grande do Sul (UFRGS) instacron:UFRGS |
instname_str |
Universidade Federal do Rio Grande do Sul (UFRGS) |
instacron_str |
UFRGS |
institution |
UFRGS |
reponame_str |
Repositório Institucional da UFRGS |
collection |
Repositório Institucional da UFRGS |
bitstream.url.fl_str_mv |
http://www.lume.ufrgs.br/bitstream/10183/126056/1/000971920.pdf http://www.lume.ufrgs.br/bitstream/10183/126056/2/000971920.pdf.txt http://www.lume.ufrgs.br/bitstream/10183/126056/3/000971920.pdf.jpg |
bitstream.checksum.fl_str_mv |
5aef0949b17618347bb525ea2a472877 08d5888ce99ac35ff2ad8f3b98575abd 299f7c53964882f02ee9d0c483e579fc |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 |
repository.name.fl_str_mv |
Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS) |
repository.mail.fl_str_mv |
|
_version_ |
1815447151740715008 |