Avaliação de uma arquitetura SPARC com cache de desvio e barramento tipo Harvard

Detalhes bibliográficos
Autor(a) principal: Silva, Gabriel Pereira da
Data de Publicação: 1991
Outros Autores: Aude, Júlio Salek
Tipo de documento: Relatório
Idioma: por
Título da fonte: Repositório Institucional da UFRJ
Texto Completo: http://hdl.handle.net/11422/1580
Resumo: Variations in the SPARC architecture are studied in this paper, with particular emphasis to the use of a branch target cache and a Harvard bus. A simulator that works in a cycle per cycle basis has been developed to conduct performance measurements of some configurations. The results obtained are reported in this paper.
id UFRJ_4c11c2fb947495d6fb8ca2d3b45479dc
oai_identifier_str oai:pantheon.ufrj.br:11422/1580
network_acronym_str UFRJ
network_name_str Repositório Institucional da UFRJ
repository_id_str
spelling Avaliação de uma arquitetura SPARC com cache de desvio e barramento tipo HarvardArquitetura de computadorArquitetura SPARCCNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAOVariations in the SPARC architecture are studied in this paper, with particular emphasis to the use of a branch target cache and a Harvard bus. A simulator that works in a cycle per cycle basis has been developed to conduct performance measurements of some configurations. The results obtained are reported in this paper.Variações na arquitetura SPARC são estudadas neste artigo, com particular ênfase no uso de uma cache de desvio e de um barramento Harvard. Um simulador que funciona em um modo ciclo foi desenvolvido para realizar medidas de desempenho em várias configurações. Os resultados obtidos são apresentados neste artigo.BrasilInstituto Tércio Pacitti de Aplicações e Pesquisas Computacionais2017-03-17T11:37:49Z2023-12-21T03:02:50Z1991-10-31info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/reportSILVA, G. P.; AUDE, J. S. Avaliação de uma arquitetura SPARC com cache de desvio e barramento tipo Harvard. Rio de Janeiro: NCE, UFRJ, 1991. 5 p. (Relatório Técnico, 18/91)http://hdl.handle.net/11422/1580porRelatório Técnico NCESilva, Gabriel Pereira daAude, Júlio Salekinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRJinstname:Universidade Federal do Rio de Janeiro (UFRJ)instacron:UFRJ2023-12-21T03:02:50Zoai:pantheon.ufrj.br:11422/1580Repositório InstitucionalPUBhttp://www.pantheon.ufrj.br/oai/requestpantheon@sibi.ufrj.bropendoar:2023-12-21T03:02:50Repositório Institucional da UFRJ - Universidade Federal do Rio de Janeiro (UFRJ)false
dc.title.none.fl_str_mv Avaliação de uma arquitetura SPARC com cache de desvio e barramento tipo Harvard
title Avaliação de uma arquitetura SPARC com cache de desvio e barramento tipo Harvard
spellingShingle Avaliação de uma arquitetura SPARC com cache de desvio e barramento tipo Harvard
Silva, Gabriel Pereira da
Arquitetura de computador
Arquitetura SPARC
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
title_short Avaliação de uma arquitetura SPARC com cache de desvio e barramento tipo Harvard
title_full Avaliação de uma arquitetura SPARC com cache de desvio e barramento tipo Harvard
title_fullStr Avaliação de uma arquitetura SPARC com cache de desvio e barramento tipo Harvard
title_full_unstemmed Avaliação de uma arquitetura SPARC com cache de desvio e barramento tipo Harvard
title_sort Avaliação de uma arquitetura SPARC com cache de desvio e barramento tipo Harvard
author Silva, Gabriel Pereira da
author_facet Silva, Gabriel Pereira da
Aude, Júlio Salek
author_role author
author2 Aude, Júlio Salek
author2_role author
dc.contributor.author.fl_str_mv Silva, Gabriel Pereira da
Aude, Júlio Salek
dc.subject.por.fl_str_mv Arquitetura de computador
Arquitetura SPARC
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
topic Arquitetura de computador
Arquitetura SPARC
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
description Variations in the SPARC architecture are studied in this paper, with particular emphasis to the use of a branch target cache and a Harvard bus. A simulator that works in a cycle per cycle basis has been developed to conduct performance measurements of some configurations. The results obtained are reported in this paper.
publishDate 1991
dc.date.none.fl_str_mv 1991-10-31
2017-03-17T11:37:49Z
2023-12-21T03:02:50Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/report
format report
status_str publishedVersion
dc.identifier.uri.fl_str_mv SILVA, G. P.; AUDE, J. S. Avaliação de uma arquitetura SPARC com cache de desvio e barramento tipo Harvard. Rio de Janeiro: NCE, UFRJ, 1991. 5 p. (Relatório Técnico, 18/91)
http://hdl.handle.net/11422/1580
identifier_str_mv SILVA, G. P.; AUDE, J. S. Avaliação de uma arquitetura SPARC com cache de desvio e barramento tipo Harvard. Rio de Janeiro: NCE, UFRJ, 1991. 5 p. (Relatório Técnico, 18/91)
url http://hdl.handle.net/11422/1580
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv Relatório Técnico NCE
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Brasil
Instituto Tércio Pacitti de Aplicações e Pesquisas Computacionais
publisher.none.fl_str_mv Brasil
Instituto Tércio Pacitti de Aplicações e Pesquisas Computacionais
dc.source.none.fl_str_mv reponame:Repositório Institucional da UFRJ
instname:Universidade Federal do Rio de Janeiro (UFRJ)
instacron:UFRJ
instname_str Universidade Federal do Rio de Janeiro (UFRJ)
instacron_str UFRJ
institution UFRJ
reponame_str Repositório Institucional da UFRJ
collection Repositório Institucional da UFRJ
repository.name.fl_str_mv Repositório Institucional da UFRJ - Universidade Federal do Rio de Janeiro (UFRJ)
repository.mail.fl_str_mv pantheon@sibi.ufrj.br
_version_ 1815455962033553408