Uma implementação da análise de componentes independentes em plataforma de hardware reconfigurável

Detalhes bibliográficos
Autor(a) principal: Silva, Alan Paulo Oliveira da
Data de Publicação: 2010
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Repositório Institucional da UFRN
Texto Completo: https://repositorio.ufrn.br/jspui/handle/123456789/15325
Resumo: Blind Source Separation (BSS) refers to the problem of estimate original signals from observed linear mixtures with no knowledge about the sources or the mixing process. Independent Component Analysis (ICA) is a technique mainly applied to BSS problem and from the algorithms that implement this technique, FastICA is a high performance iterative algorithm of low computacional cost that uses nongaussianity measures based on high order statistics to estimate the original sources. The great number of applications where ICA has been found useful reects the need of the implementation of this technique in hardware and the natural paralelism of FastICA favors the implementation of this algorithm on digital hardware. This work proposes the implementation of FastICA on a reconfigurable hardware platform for the viability of it's use in blind source separation problems, more specifically in a hardware prototype embedded in a Field Programmable Gate Array (FPGA) board for the monitoring of beds in hospital environments. The implementations will be carried out by Simulink models and it's synthesizing will be done through the DSP Builder software from Altera Corporation.
id UFRN_2703f47496193e54eda42e46cdc4af58
oai_identifier_str oai:https://repositorio.ufrn.br:123456789/15325
network_acronym_str UFRN
network_name_str Repositório Institucional da UFRN
repository_id_str
spelling Silva, Alan Paulo Oliveira dahttp://lattes.cnpq.br/3077032897407238http://lattes.cnpq.br/8556144121380013Dória Neto, Adrião Duartehttp://lattes.cnpq.br/1987295209521433Brandão, Gláucio Bezerrahttp://lattes.cnpq.br/0050402182466103Lopes, Danniel CavalvanteGuerreiro, Ana Maria Guimarães2014-12-17T14:55:44Z2011-01-102014-12-17T14:55:44Z2010-02-19SILVA, Alan Paulo Oliveira da. Uma implementação da análise de componentes independentes em plataforma de hardware reconfigurável. 2010. 89 f. Dissertação (Mestrado em Automação e Sistemas; Engenharia de Computação; Telecomunicações) - Universidade Federal do Rio Grande do Norte, Natal, 2010.https://repositorio.ufrn.br/jspui/handle/123456789/15325Blind Source Separation (BSS) refers to the problem of estimate original signals from observed linear mixtures with no knowledge about the sources or the mixing process. Independent Component Analysis (ICA) is a technique mainly applied to BSS problem and from the algorithms that implement this technique, FastICA is a high performance iterative algorithm of low computacional cost that uses nongaussianity measures based on high order statistics to estimate the original sources. The great number of applications where ICA has been found useful reects the need of the implementation of this technique in hardware and the natural paralelism of FastICA favors the implementation of this algorithm on digital hardware. This work proposes the implementation of FastICA on a reconfigurable hardware platform for the viability of it's use in blind source separation problems, more specifically in a hardware prototype embedded in a Field Programmable Gate Array (FPGA) board for the monitoring of beds in hospital environments. The implementations will be carried out by Simulink models and it's synthesizing will be done through the DSP Builder software from Altera Corporation.A Separação Cega Fontes (BSS) refere-se ao problema de estimar sinais originais a partir de misturas lineares observadas sem nenhum tipo de conhecimento acerca das fontes ou do processo de mistura. A Análise de Componentes Independentes (ICA) é uma técnica aplicada principalmente ao problema do BSS e dentre os algorítmos que implementam essa técnica, o FastICA é um algorítmo iterativo de alto desempenho e de baixo custo computacional que utiliza medidas de não-gaussianidade baseadas em estatística de alta ordem para estimar as fontes originais. O grande número de aplicações onde ICA se mostra útil reflete a necessidade da implementação dessa técnica em hardware e o paralelismo natural do FastICA favorece a implementação desse algorítmo em plataforma de hardware digital. Este trabalho propõe a implementação do FastICA em uma plataforma de hardware reconfigurável para a viabilização de sua utilização em problemas de separação cega de fontes, mais especificamente em um protótipo de hardware embarcado em uma placa Field Programmable Gate Array (FPGA) para a monitoração de leitos em ambientes hospitalares. As implementações serão realizadas através de modelos em Simulink e a sintetização dos mesmos será feita com o auxílio do software DSP Builder da Altera Corporation.Coordenação de Aperfeiçoamento de Pessoal de Nível Superiorapplication/pdfporUniversidade Federal do Rio Grande do NortePrograma de Pós-Graduação em Engenharia ElétricaUFRNBRAutomação e Sistemas; Engenharia de Computação; TelecomunicaçõesBSSICAFPGAICAFPGAsignalsCNPQ::ENGENHARIAS::ENGENHARIA ELETRICAUma implementação da análise de componentes independentes em plataforma de hardware reconfigurávelUma implementação da análise de componentes independentes em plataforma de hardware reconfigurávelinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRNinstname:Universidade Federal do Rio Grande do Norte (UFRN)instacron:UFRNORIGINALAlanPOS_DISSERT.pdfapplication/pdf1600832https://repositorio.ufrn.br/bitstream/123456789/15325/1/AlanPOS_DISSERT.pdfd14cb41b3377752326e77580d9b32dbaMD51TEXTAlanPOS_DISSERT.pdf.txtAlanPOS_DISSERT.pdf.txtExtracted texttext/plain128245https://repositorio.ufrn.br/bitstream/123456789/15325/6/AlanPOS_DISSERT.pdf.txte36ba04bc5fc64d999b03b4d6902636eMD56THUMBNAILAlanPOS_DISSERT.pdf.jpgAlanPOS_DISSERT.pdf.jpgIM Thumbnailimage/jpeg1711https://repositorio.ufrn.br/bitstream/123456789/15325/7/AlanPOS_DISSERT.pdf.jpg995da08f753f1f263763650bcf0e0220MD57123456789/153252017-11-02 08:50:44.746oai:https://repositorio.ufrn.br:123456789/15325Repositório de PublicaçõesPUBhttp://repositorio.ufrn.br/oai/opendoar:2017-11-02T11:50:44Repositório Institucional da UFRN - Universidade Federal do Rio Grande do Norte (UFRN)false
dc.title.por.fl_str_mv Uma implementação da análise de componentes independentes em plataforma de hardware reconfigurável
Uma implementação da análise de componentes independentes em plataforma de hardware reconfigurável
title Uma implementação da análise de componentes independentes em plataforma de hardware reconfigurável
spellingShingle Uma implementação da análise de componentes independentes em plataforma de hardware reconfigurável
Silva, Alan Paulo Oliveira da
BSS
ICA
FPGA
ICA
FPGA
signals
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
title_short Uma implementação da análise de componentes independentes em plataforma de hardware reconfigurável
title_full Uma implementação da análise de componentes independentes em plataforma de hardware reconfigurável
title_fullStr Uma implementação da análise de componentes independentes em plataforma de hardware reconfigurável
title_full_unstemmed Uma implementação da análise de componentes independentes em plataforma de hardware reconfigurável
title_sort Uma implementação da análise de componentes independentes em plataforma de hardware reconfigurável
author Silva, Alan Paulo Oliveira da
author_facet Silva, Alan Paulo Oliveira da
author_role author
dc.contributor.authorID.por.fl_str_mv
dc.contributor.authorLattes.por.fl_str_mv http://lattes.cnpq.br/3077032897407238
dc.contributor.advisorID.por.fl_str_mv
dc.contributor.advisorLattes.por.fl_str_mv http://lattes.cnpq.br/8556144121380013
dc.contributor.referees1.pt_BR.fl_str_mv Dória Neto, Adrião Duarte
dc.contributor.referees1ID.por.fl_str_mv
dc.contributor.referees1Lattes.por.fl_str_mv http://lattes.cnpq.br/1987295209521433
dc.contributor.referees2.pt_BR.fl_str_mv Brandão, Gláucio Bezerra
dc.contributor.referees2ID.por.fl_str_mv
dc.contributor.referees2Lattes.por.fl_str_mv http://lattes.cnpq.br/0050402182466103
dc.contributor.referees3.pt_BR.fl_str_mv Lopes, Danniel Cavalvante
dc.contributor.referees3ID.por.fl_str_mv
dc.contributor.author.fl_str_mv Silva, Alan Paulo Oliveira da
dc.contributor.advisor1.fl_str_mv Guerreiro, Ana Maria Guimarães
contributor_str_mv Guerreiro, Ana Maria Guimarães
dc.subject.por.fl_str_mv BSS
ICA
FPGA
topic BSS
ICA
FPGA
ICA
FPGA
signals
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
dc.subject.eng.fl_str_mv ICA
FPGA
signals
dc.subject.cnpq.fl_str_mv CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
description Blind Source Separation (BSS) refers to the problem of estimate original signals from observed linear mixtures with no knowledge about the sources or the mixing process. Independent Component Analysis (ICA) is a technique mainly applied to BSS problem and from the algorithms that implement this technique, FastICA is a high performance iterative algorithm of low computacional cost that uses nongaussianity measures based on high order statistics to estimate the original sources. The great number of applications where ICA has been found useful reects the need of the implementation of this technique in hardware and the natural paralelism of FastICA favors the implementation of this algorithm on digital hardware. This work proposes the implementation of FastICA on a reconfigurable hardware platform for the viability of it's use in blind source separation problems, more specifically in a hardware prototype embedded in a Field Programmable Gate Array (FPGA) board for the monitoring of beds in hospital environments. The implementations will be carried out by Simulink models and it's synthesizing will be done through the DSP Builder software from Altera Corporation.
publishDate 2010
dc.date.issued.fl_str_mv 2010-02-19
dc.date.available.fl_str_mv 2011-01-10
2014-12-17T14:55:44Z
dc.date.accessioned.fl_str_mv 2014-12-17T14:55:44Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv SILVA, Alan Paulo Oliveira da. Uma implementação da análise de componentes independentes em plataforma de hardware reconfigurável. 2010. 89 f. Dissertação (Mestrado em Automação e Sistemas; Engenharia de Computação; Telecomunicações) - Universidade Federal do Rio Grande do Norte, Natal, 2010.
dc.identifier.uri.fl_str_mv https://repositorio.ufrn.br/jspui/handle/123456789/15325
identifier_str_mv SILVA, Alan Paulo Oliveira da. Uma implementação da análise de componentes independentes em plataforma de hardware reconfigurável. 2010. 89 f. Dissertação (Mestrado em Automação e Sistemas; Engenharia de Computação; Telecomunicações) - Universidade Federal do Rio Grande do Norte, Natal, 2010.
url https://repositorio.ufrn.br/jspui/handle/123456789/15325
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv Universidade Federal do Rio Grande do Norte
dc.publisher.program.fl_str_mv Programa de Pós-Graduação em Engenharia Elétrica
dc.publisher.initials.fl_str_mv UFRN
dc.publisher.country.fl_str_mv BR
dc.publisher.department.fl_str_mv Automação e Sistemas; Engenharia de Computação; Telecomunicações
publisher.none.fl_str_mv Universidade Federal do Rio Grande do Norte
dc.source.none.fl_str_mv reponame:Repositório Institucional da UFRN
instname:Universidade Federal do Rio Grande do Norte (UFRN)
instacron:UFRN
instname_str Universidade Federal do Rio Grande do Norte (UFRN)
instacron_str UFRN
institution UFRN
reponame_str Repositório Institucional da UFRN
collection Repositório Institucional da UFRN
bitstream.url.fl_str_mv https://repositorio.ufrn.br/bitstream/123456789/15325/1/AlanPOS_DISSERT.pdf
https://repositorio.ufrn.br/bitstream/123456789/15325/6/AlanPOS_DISSERT.pdf.txt
https://repositorio.ufrn.br/bitstream/123456789/15325/7/AlanPOS_DISSERT.pdf.jpg
bitstream.checksum.fl_str_mv d14cb41b3377752326e77580d9b32dba
e36ba04bc5fc64d999b03b4d6902636e
995da08f753f1f263763650bcf0e0220
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Repositório Institucional da UFRN - Universidade Federal do Rio Grande do Norte (UFRN)
repository.mail.fl_str_mv
_version_ 1802117893419171840