Modelagem de um transceptor Zigbee utilizando a linguagem Verilog-AMS
Autor(a) principal: | |
---|---|
Data de Publicação: | 2014 |
Tipo de documento: | Trabalho de conclusão de curso |
Idioma: | por |
Título da fonte: | Biblioteca Digital de Monografias da UnB |
Texto Completo: | http://bdm.unb.br/handle/10483/8248 |
Resumo: | Monografia (graduação)—Universidade de Brasília, Faculdade UnB Gama, Curso de Engenharia Eletrônica, 2014. |
id |
UNB-2_3dea7ece3ac347d6105a3c72cc3cb557 |
---|---|
oai_identifier_str |
oai:bdm.unb.br:10483/8248 |
network_acronym_str |
UNB-2 |
network_name_str |
Biblioteca Digital de Monografias da UnB |
repository_id_str |
11571 |
spelling |
Campos, Regina SilvaAmaral, Wellington Avelino doCAMPOS, Regina Silva. Modelagem de um transceptor Zigbee utilizando a linguagem Verilog-AMS. 2014. xiv, 125 f., il. Monografia (Bacharelado em Engenharia Eletrônica)—Universidade de Brasília, Brasília, 2014.http://bdm.unb.br/handle/10483/8248Monografia (graduação)—Universidade de Brasília, Faculdade UnB Gama, Curso de Engenharia Eletrônica, 2014.O projeto descrito neste documento apresenta a proposta de modelagem de um transceptor Zigbee (IEEE 802.15.4) utilizando uma linguagem de descrição de hardware em alto nível Verilog-AMS. A ferramenta a ser utilizada será o software Cadence sob a metodologia de projetos Top-Down. A modelagem do sistema completo possibilita a co-simulação entre os blocos internos que compõem o mesmo, permitindo assim a análise comportamental, a identificação de características e funcionalidades, e a geração de modelos executáveis. Este sistema irá compor uma biblioteca com modelos de protocolos tradicionais em alto nível com o objetivo de dar suporte ao avanço das pesquisas na área de microeletrônica na Universidade de Brasília e na captação de projetos comerciais. Na primeira etapa do projeto foi desenvolvida a modelagem do Amplificador de Baixo ruído (LNA) em nível de transistor utilizando como ferramenta o software Advanced Design System (ADS) para validar a tecnologia adotada (XFAB 0,35 m) e para ser usado no apoio às simulações mistas na validação funcional do sistema transceptor. O projeto deste bloco, em especial, segue uma metodologia particular (Botton-Up) orientada sob especificações reais utilizadas atualmente pela indústria eletrônica. Na segunda parte do projeto foi implementada a modelagem funcional dos principais blocos da seção RF de um transceptor. O pacote de ferramentas Cadence foi utilizado para descrição em nível de programação, compilação, simulação e validação das cadeias de transmissão e recepção. ______________________________________________________________________________ ABSTRACTThe project described in this paper shows the proposed model for a Zigbee transceiver (IEEE 802.15.4) using a hardware description language at Verilog-AMS high level. The tool that will be used is the software Cadence under the Top-Down design methodology. The modeling of the entire system enables the co-simulation of internal blocks that compose the same, thereby allowing the behavioral analysis, the features and functionality, and the generation of executable models. This system will assemble a library of traditional models of high-level protocols in order to support the advancement of research in the area of microelectronics at the University of Brasilia and in attracting commercial projects. In the first stage of the project was developed to model the Low Noise Amplifier (LNA) at the transistor level using the Advanced Design System (ADS) software to validate the technology adopted (XFAB 0,35 m) and to be used in supporting mixed simulations in the functional validation of the transceiver system. The design of this block, in particular, follows a particular methodology (Bottom-Up) driven under actual specifications currently used by the electronics industry. In the second part of the project functional modeling of the main blocks of a RF transceiver section was implemented. The Cadence tools package was used for description-level programming, compilation, simulation and validation of chains of transmission and reception.Submitted by Ruthlea Nascimento (ruthlea.nascimento@gmail.com) on 2014-08-21T21:02:19Z No. of bitstreams: 1 2014_ReginaSilvaCampos.pdf: 3020221 bytes, checksum: cd4076f7b976fc06521d80834dc3d560 (MD5)Approved for entry into archive by Elna Araujo (elna@bce.unb.br) on 2014-08-29T01:35:27Z (GMT) No. of bitstreams: 1 2014_ReginaSilvaCampos.pdf: 3020221 bytes, checksum: cd4076f7b976fc06521d80834dc3d560 (MD5)Made available in DSpace on 2014-08-29T01:35:27Z (GMT). No. of bitstreams: 1 2014_ReginaSilvaCampos.pdf: 3020221 bytes, checksum: cd4076f7b976fc06521d80834dc3d560 (MD5)RadiofrequênciaRede de Sensores Sem Fio (RSSF)Linguagem de descrição de hardware (HDL)Amplificadores eletrônicosModelagem de um transceptor Zigbee utilizando a linguagem Verilog-AMSinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesis2014-08-29T01:35:27Z2014-08-29T01:35:27Z2014-08-29T01:35:27Z2014-06-16info:eu-repo/semantics/openAccessporreponame:Biblioteca Digital de Monografias da UnBinstname:Universidade de Brasília (UnB)instacron:UNBLICENSElicense.txtlicense.txttext/plain1859http://bdm.unb.br/xmlui/bitstream/10483/8248/5/license.txtdbc8b9e1fa198943bf5b5a6f30dea67eMD55ORIGINAL2014_ReginaSilvaCampos.pdf2014_ReginaSilvaCampos.pdfapplication/pdf3020221http://bdm.unb.br/xmlui/bitstream/10483/8248/1/2014_ReginaSilvaCampos.pdfcd4076f7b976fc06521d80834dc3d560MD51CC-LICENSElicense_urllicense_urltext/plain46http://bdm.unb.br/xmlui/bitstream/10483/8248/2/license_url587cd8ffae15c8598ed3c46d248a3f38MD52license_textlicense_textapplication/octet-stream0http://bdm.unb.br/xmlui/bitstream/10483/8248/3/license_textd41d8cd98f00b204e9800998ecf8427eMD53license_rdflicense_rdfapplication/octet-stream21267http://bdm.unb.br/xmlui/bitstream/10483/8248/4/license_rdf73e23c2acaaf13389e092bd813e3223dMD5410483/82482014-08-28 22:35:27.825oai:bdm.unb.br:10483/8248TGljZW5zZSBncmFudGVkIGJ5IFJ1dGhsZWEgTmFzY2ltZW50byAocnV0aGxlYS5uYXNjaW1lbnRvQGdtYWlsLmNvbSkgb24gMjAxNC0wOC0yMVQyMTowMjoxOVogKEdNVCk6CgrDiSBuZWNlc3PDoXJpbyBjb25jb3JkYXIgY29tIGEgbGljZW7Dp2EgZGUgZGlzdHJpYnVpw6fDo28gbsOjby1leGNsdXNpdmEsCmFudGVzIHF1ZSBvIGRvY3VtZW50byBwb3NzYSBhcGFyZWNlciBubyBSZXBvc2l0w7NyaW8uIFBvciBmYXZvciwgbGVpYSBhCmxpY2Vuw6dhIGF0ZW50YW1lbnRlLiBDYXNvIG5lY2Vzc2l0ZSBkZSBhbGd1bSBlc2NsYXJlY2ltZW50byBlbnRyZSBlbQpjb250YXRvIGF0cmF2w6lzIGRlOiBiZG1AYmNlLnVuYi5iciBvdSAzMTA3LTI2ODcuCgpMSUNFTsOHQSBERSBESVNUUklCVUnDh8ODTyBOw4NPLUVYQ0xVU0lWQQoKQW8gYXNzaW5hciBlIGVudHJlZ2FyIGVzdGEgbGljZW7Dp2EsIG8vYSBTci4vU3JhLiAoYXV0b3Igb3UgZGV0ZW50b3IgZG9zCmRpcmVpdG9zIGRlIGF1dG9yKToKCmEpIENvbmNlZGUgw6AgVW5pdmVyc2lkYWRlIGRlIEJyYXPDrWxpYSBvIGRpcmVpdG8gbsOjby1leGNsdXNpdm8gZGUKcmVwcm9kdXppciwgY29udmVydGVyIChjb21vIGRlZmluaWRvIGFiYWl4byksIGNvbXVuaWNhciBlL291CmRpc3RyaWJ1aXIgbyBkb2N1bWVudG8gZW50cmVndWUgKGluY2x1aW5kbyBvIHJlc3Vtby9hYnN0cmFjdCkgZW0KZm9ybWF0byBkaWdpdGFsIG91IGltcHJlc3NvIGUgZW0gcXVhbHF1ZXIgbWVpby4KCmIpIERlY2xhcmEgcXVlIG8gZG9jdW1lbnRvIGVudHJlZ3VlIMOpIHNldSB0cmFiYWxobyBvcmlnaW5hbCwgZSBxdWUKZGV0w6ltIG8gZGlyZWl0byBkZSBjb25jZWRlciBvcyBkaXJlaXRvcyBjb250aWRvcyBuZXN0YSBsaWNlbsOnYS4gRGVjbGFyYQp0YW1iw6ltIHF1ZSBhIGVudHJlZ2EgZG8gZG9jdW1lbnRvIG7Do28gaW5mcmluZ2UsIHRhbnRvIHF1YW50byBsaGUgw6kKcG9zc8OtdmVsIHNhYmVyLCBvcyBkaXJlaXRvcyBkZSBxdWFscXVlciBvdXRyYSBwZXNzb2Egb3UgZW50aWRhZGUuCgpjKSBTZSBvIGRvY3VtZW50byBlbnRyZWd1ZSBjb250w6ltIG1hdGVyaWFsIGRvIHF1YWwgbsOjbyBkZXTDqW0gb3MKZGlyZWl0b3MgZGUgYXV0b3IsIGRlY2xhcmEgcXVlIG9idGV2ZSBhdXRvcml6YcOnw6NvIGRvIGRldGVudG9yIGRvcwpkaXJlaXRvcyBkZSBhdXRvciBwYXJhIGNvbmNlZGVyIMOgIFVuaXZlcnNpZGFkZSBkZSBCcmFzw61saWEgb3MgZGlyZWl0b3MKcmVxdWVyaWRvcyBwb3IgZXN0YSBsaWNlbsOnYSwgZSBxdWUgZXNzZSBtYXRlcmlhbCBjdWpvcyBkaXJlaXRvcyBzw6NvIGRlCnRlcmNlaXJvcyBlc3TDoSBjbGFyYW1lbnRlIGlkZW50aWZpY2FkbyBlIHJlY29uaGVjaWRvIG5vIHRleHRvIG91CmNvbnRlw7pkbyBkbyBkb2N1bWVudG8gZW50cmVndWUuCgpTZSBvIGRvY3VtZW50byBlbnRyZWd1ZSDDqSBiYXNlYWRvIGVtIHRyYWJhbGhvIGZpbmFuY2lhZG8gb3UgYXBvaWFkbwpwb3Igb3V0cmEgaW5zdGl0dWnDp8OjbyBxdWUgbsOjbyBhIFVuaXZlcnNpZGFkZSBkZSBCcmFzw61saWEsIGRlY2xhcmEgcXVlCmN1bXByaXUgcXVhaXNxdWVyIG9icmlnYcOnw7VlcyBleGlnaWRhcyBwZWxvIHJlc3BlY3Rpdm8gY29udHJhdG8gb3UKYWNvcmRvLgoKQSBVbml2ZXJzaWRhZGUgZGUgQnJhc8OtbGlhIGlkZW50aWZpY2Fyw6EgY2xhcmFtZW50ZSBvKHMpIHNldSAocykgbm9tZSAocykKY29tbyBvIChzKSBhdXRvciAoZXMpIG91IGRldGVudG9yIChlcykgZG9zIGRpcmVpdG9zIGRvIGRvY3VtZW50bwplbnRyZWd1ZSwgZSBuw6NvIGZhcsOhIHF1YWxxdWVyIGFsdGVyYcOnw6NvLCBwYXJhIGFsw6ltIGRhcyBwZXJtaXRpZGFzIHBvcgplc3RhIGxpY2Vuw6dhLgo=Biblioteca Digital de Monografiahttps://bdm.unb.br/PUBhttp://bdm.unb.br/oai/requestbdm@bce.unb.br||patricia@bce.unb.bropendoar:115712014-08-29T01:35:27Biblioteca Digital de Monografias da UnB - Universidade de Brasília (UnB)false |
dc.title.en.fl_str_mv |
Modelagem de um transceptor Zigbee utilizando a linguagem Verilog-AMS |
title |
Modelagem de um transceptor Zigbee utilizando a linguagem Verilog-AMS |
spellingShingle |
Modelagem de um transceptor Zigbee utilizando a linguagem Verilog-AMS Campos, Regina Silva Radiofrequência Rede de Sensores Sem Fio (RSSF) Linguagem de descrição de hardware (HDL) Amplificadores eletrônicos |
title_short |
Modelagem de um transceptor Zigbee utilizando a linguagem Verilog-AMS |
title_full |
Modelagem de um transceptor Zigbee utilizando a linguagem Verilog-AMS |
title_fullStr |
Modelagem de um transceptor Zigbee utilizando a linguagem Verilog-AMS |
title_full_unstemmed |
Modelagem de um transceptor Zigbee utilizando a linguagem Verilog-AMS |
title_sort |
Modelagem de um transceptor Zigbee utilizando a linguagem Verilog-AMS |
author |
Campos, Regina Silva |
author_facet |
Campos, Regina Silva |
author_role |
author |
dc.contributor.author.fl_str_mv |
Campos, Regina Silva |
dc.contributor.advisor1.fl_str_mv |
Amaral, Wellington Avelino do |
contributor_str_mv |
Amaral, Wellington Avelino do |
dc.subject.keyword.en.fl_str_mv |
Radiofrequência Rede de Sensores Sem Fio (RSSF) Linguagem de descrição de hardware (HDL) Amplificadores eletrônicos |
topic |
Radiofrequência Rede de Sensores Sem Fio (RSSF) Linguagem de descrição de hardware (HDL) Amplificadores eletrônicos |
description |
Monografia (graduação)—Universidade de Brasília, Faculdade UnB Gama, Curso de Engenharia Eletrônica, 2014. |
publishDate |
2014 |
dc.date.submitted.none.fl_str_mv |
2014-06-16 |
dc.date.accessioned.fl_str_mv |
2014-08-29T01:35:27Z |
dc.date.available.fl_str_mv |
2014-08-29T01:35:27Z |
dc.date.issued.fl_str_mv |
2014-08-29T01:35:27Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
format |
bachelorThesis |
status_str |
publishedVersion |
dc.identifier.citation.fl_str_mv |
CAMPOS, Regina Silva. Modelagem de um transceptor Zigbee utilizando a linguagem Verilog-AMS. 2014. xiv, 125 f., il. Monografia (Bacharelado em Engenharia Eletrônica)—Universidade de Brasília, Brasília, 2014. |
dc.identifier.uri.fl_str_mv |
http://bdm.unb.br/handle/10483/8248 |
identifier_str_mv |
CAMPOS, Regina Silva. Modelagem de um transceptor Zigbee utilizando a linguagem Verilog-AMS. 2014. xiv, 125 f., il. Monografia (Bacharelado em Engenharia Eletrônica)—Universidade de Brasília, Brasília, 2014. |
url |
http://bdm.unb.br/handle/10483/8248 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.source.none.fl_str_mv |
reponame:Biblioteca Digital de Monografias da UnB instname:Universidade de Brasília (UnB) instacron:UNB |
instname_str |
Universidade de Brasília (UnB) |
instacron_str |
UNB |
institution |
UNB |
reponame_str |
Biblioteca Digital de Monografias da UnB |
collection |
Biblioteca Digital de Monografias da UnB |
bitstream.url.fl_str_mv |
http://bdm.unb.br/xmlui/bitstream/10483/8248/5/license.txt http://bdm.unb.br/xmlui/bitstream/10483/8248/1/2014_ReginaSilvaCampos.pdf http://bdm.unb.br/xmlui/bitstream/10483/8248/2/license_url http://bdm.unb.br/xmlui/bitstream/10483/8248/3/license_text http://bdm.unb.br/xmlui/bitstream/10483/8248/4/license_rdf |
bitstream.checksum.fl_str_mv |
dbc8b9e1fa198943bf5b5a6f30dea67e cd4076f7b976fc06521d80834dc3d560 587cd8ffae15c8598ed3c46d248a3f38 d41d8cd98f00b204e9800998ecf8427e 73e23c2acaaf13389e092bd813e3223d |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 MD5 MD5 |
repository.name.fl_str_mv |
Biblioteca Digital de Monografias da UnB - Universidade de Brasília (UnB) |
repository.mail.fl_str_mv |
bdm@bce.unb.br||patricia@bce.unb.br |
_version_ |
1801492940329058304 |