Conversor analógico digital para um sistema em chip

Detalhes bibliográficos
Autor(a) principal: Fávero, Daniel
Data de Publicação: 2003
Tipo de documento: Trabalho de conclusão de curso
Idioma: por
Título da fonte: Biblioteca Digital de Monografias da UnB
Texto Completo: http://bdm.unb.br/handle/10483/960
http://dx.doi.org/10.26512/2003.07.TCC.960
Resumo: Monografia (graduação)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2003.
id UNB-2_db243fa425b994988cdbb562f6c530a1
oai_identifier_str oai:bdm.unb.br:10483/960
network_acronym_str UNB-2
network_name_str Biblioteca Digital de Monografias da UnB
repository_id_str 11571
spelling Fávero, DanielCosta, José Camargo daFÁVERO, Daniel. Conversor analógico digital para um sistema em chip. 2003. 78 f. Monografia (Bacharelado em Engenharia Elétrica)-Universidade de Brasília, Brasília, 2003.http://bdm.unb.br/handle/10483/960http://dx.doi.org/10.26512/2003.07.TCC.960Monografia (graduação)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2003.O escopo principal desta monografia é o projeto de um conversor analógico digital em chip empregando a tecnologia Sigma-Delta com a utilização de um modulador de segunda ordem. Neste trabalho são abordadas análises e metodologias de projeto dos componentes necessários a implementação do modulador, componente do processamento analógico e uma simples especificação do decimador, componente do processamento digital. O desenvolvimento deste conversor é parte integrante de um sistema hardware/software para comunicação sem fio, constituindo-se de um microprocessador com arquitetura RISC de 16-bits, Memórias, Interface analógica e digital e seção de RF que serão implementados em um único chip. A arquitetura sigma delta de 2ª ordem empregada a uma taxa de sobre-amostragem de 42X é capaz de alcançar uma resolução de 10-bits convertendo sinais analógicos a uma taxa de até 20KHz. São desenvolvidos os módulos constituintes do modulador (integrador, quantizador e conversor D/A) e seus respectivos sub-blocos utilizando todos a tecnologia de integração CMOS de 0,35μm, operando a uma freqüência de amostragem 1,68MS/s e alcançando uma faixa dinâmica de até 62dB com uma fonte de alimentação de 3.3V.Submitted by Fernanda Weschenfelder (nandaweschenfelder@gmail.com) on 2010-02-02T16:07:18Z No. of bitstreams: 1 2003_DanielFávero.pdf: 3065739 bytes, checksum: 175853341db53138b23cb80e40a379c2 (MD5)Approved for entry into archive by Luanna Maia(luanna@bce.unb.br) on 2010-05-25T14:28:57Z (GMT) No. of bitstreams: 1 2003_DanielFávero.pdf: 3065739 bytes, checksum: 175853341db53138b23cb80e40a379c2 (MD5)Made available in DSpace on 2010-05-25T14:28:57Z (GMT). No. of bitstreams: 1 2003_DanielFávero.pdf: 3065739 bytes, checksum: 175853341db53138b23cb80e40a379c2 (MD5) Previous issue date: 2003-07Sistemas de comunicação sem fioConversores digitais-analógicosProcessamento de sinaisConversor analógico digital para um sistema em chipinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisBRA2010-05-25T14:28:57Z2010-05-25T14:28:57Z2010-05-25T14:28:57Z2003-07info:eu-repo/semantics/openAccessporreponame:Biblioteca Digital de Monografias da UnBinstname:Universidade de Brasília (UnB)instacron:UNBORIGINAL2003_DanielFávero.pdf2003_DanielFávero.pdfapplication/pdf3065739http://bdm.unb.br/xmlui/bitstream/10483/960/1/2003_DanielF%C3%A1vero.pdf175853341db53138b23cb80e40a379c2MD51LICENSElicense.txtlicense.txttext/plain1871http://bdm.unb.br/xmlui/bitstream/10483/960/2/license.txt17d1d22f9b0a219f2d7ae3dfdfef009cMD52TEXT2003_DanielFávero.pdf.txt2003_DanielFávero.pdf.txttext/plain104902http://bdm.unb.br/xmlui/bitstream/10483/960/3/2003_DanielF%C3%A1vero.pdf.txt6b0f8582326611123d37389e188d1bf8MD5310483/9602019-09-07 11:22:10.0oai:bdm.unb.br:10483/960TGljZW5zZSBncmFudGVkIGJ5IEZlcm5hbmRhIFdlc2NoZW5mZWxkZXIgKG5hbmRhd2VzY2hlbmZlbGRlckBnbWFpbC5jb20pIG9uIDIwMTAtMDItMDJUMTY6MDc6MThaIChHTVQpOgoKw4kgbmVjZXNzw6FyaW8gY29uY29yZGFyIGNvbSBhIGxpY2Vuw6dhIGRlIGRpc3RyaWJ1acOnw6NvIG7Do28tZXhjbHVzaXZhLAphbnRlcyBxdWUgbyBkb2N1bWVudG8gcG9zc2EgYXBhcmVjZXIgbm8gUmVwb3NpdMOzcmlvLiBQb3IgZmF2b3IsIGxlaWEgYQpsaWNlbsOnYSBhdGVudGFtZW50ZS4gQ2FzbyBuZWNlc3NpdGUgZGUgYWxndW0gZXNjbGFyZWNpbWVudG8gZW50cmUgZW0KY29udGF0byBhdHJhdsOpcyBkZTogcmVwb3NpdG9yaW9AYmNlLnVuYi5iciBvdSAzMzA3LTI0MTEuCgpMSUNFTsOHQSBERSBESVNUUklCVUnDh8ODTyBOw4NPLUVYQ0xVU0lWQQoKQW8gYXNzaW5hciBlIGVudHJlZ2FyIGVzdGEgbGljZW7Dp2EsIG8vYSBTci4vU3JhLiAoYXV0b3Igb3UgZGV0ZW50b3IgZG9zCmRpcmVpdG9zIGRlIGF1dG9yKToKCmEpIENvbmNlZGUgw6AgVW5pdmVyc2lkYWRlIGRlIEJyYXPDrWxpYSBvIGRpcmVpdG8gbsOjby1leGNsdXNpdm8gZGUKcmVwcm9kdXppciwgY29udmVydGVyIChjb21vIGRlZmluaWRvIGFiYWl4byksIGNvbXVuaWNhciBlL291CmRpc3RyaWJ1aXIgbyBkb2N1bWVudG8gZW50cmVndWUgKGluY2x1aW5kbyBvIHJlc3Vtby9hYnN0cmFjdCkgZW0KZm9ybWF0byBkaWdpdGFsIG91IGltcHJlc3NvIGUgZW0gcXVhbHF1ZXIgbWVpby4KCmIpIERlY2xhcmEgcXVlIG8gZG9jdW1lbnRvIGVudHJlZ3VlIMOpIHNldSB0cmFiYWxobyBvcmlnaW5hbCwgZSBxdWUKZGV0w6ltIG8gZGlyZWl0byBkZSBjb25jZWRlciBvcyBkaXJlaXRvcyBjb250aWRvcyBuZXN0YSBsaWNlbsOnYS4gRGVjbGFyYQp0YW1iw6ltIHF1ZSBhIGVudHJlZ2EgZG8gZG9jdW1lbnRvIG7Do28gaW5mcmluZ2UsIHRhbnRvIHF1YW50byBsaGUgw6kKcG9zc8OtdmVsIHNhYmVyLCBvcyBkaXJlaXRvcyBkZSBxdWFscXVlciBvdXRyYSBwZXNzb2Egb3UgZW50aWRhZGUuCgpjKSBTZSBvIGRvY3VtZW50byBlbnRyZWd1ZSBjb250w6ltIG1hdGVyaWFsIGRvIHF1YWwgbsOjbyBkZXTDqW0gb3MKZGlyZWl0b3MgZGUgYXV0b3IsIGRlY2xhcmEgcXVlIG9idGV2ZSBhdXRvcml6YcOnw6NvIGRvIGRldGVudG9yIGRvcwpkaXJlaXRvcyBkZSBhdXRvciBwYXJhIGNvbmNlZGVyIMOgIFVuaXZlcnNpZGFkZSBkZSBCcmFzw61saWEgb3MgZGlyZWl0b3MKcmVxdWVyaWRvcyBwb3IgZXN0YSBsaWNlbsOnYSwgZSBxdWUgZXNzZSBtYXRlcmlhbCBjdWpvcyBkaXJlaXRvcyBzw6NvIGRlCnRlcmNlaXJvcyBlc3TDoSBjbGFyYW1lbnRlIGlkZW50aWZpY2FkbyBlIHJlY29uaGVjaWRvIG5vIHRleHRvIG91CmNvbnRlw7pkbyBkbyBkb2N1bWVudG8gZW50cmVndWUuCgpTZSBvIGRvY3VtZW50byBlbnRyZWd1ZSDDqSBiYXNlYWRvIGVtIHRyYWJhbGhvIGZpbmFuY2lhZG8gb3UgYXBvaWFkbwpwb3Igb3V0cmEgaW5zdGl0dWnDp8OjbyBxdWUgbsOjbyBhIFVuaXZlcnNpZGFkZSBkZSBCcmFzw61saWEsIGRlY2xhcmEgcXVlCmN1bXByaXUgcXVhaXNxdWVyIG9icmlnYcOnw7VlcyBleGlnaWRhcyBwZWxvIHJlc3BlY3Rpdm8gY29udHJhdG8gb3UKYWNvcmRvLgoKQSBVbml2ZXJzaWRhZGUgZGUgQnJhc8OtbGlhIGlkZW50aWZpY2Fyw6EgY2xhcmFtZW50ZSBvKHMpIHNldSAocykgbm9tZSAocykKY29tbyBvIChzKSBhdXRvciAoZXMpIG91IGRldGVudG9yIChlcykgZG9zIGRpcmVpdG9zIGRvIGRvY3VtZW50bwplbnRyZWd1ZSwgZSBuw6NvIGZhcsOhIHF1YWxxdWVyIGFsdGVyYcOnw6NvLCBwYXJhIGFsw6ltIGRhcyBwZXJtaXRpZGFzIHBvcgplc3RhIGxpY2Vuw6dhLgo=Biblioteca Digital de Monografiahttps://bdm.unb.br/PUBhttp://bdm.unb.br/oai/requestbdm@bce.unb.br||patricia@bce.unb.bropendoar:115712019-09-07T14:22:10Biblioteca Digital de Monografias da UnB - Universidade de Brasília (UnB)false
dc.title.en.fl_str_mv Conversor analógico digital para um sistema em chip
title Conversor analógico digital para um sistema em chip
spellingShingle Conversor analógico digital para um sistema em chip
Fávero, Daniel
Sistemas de comunicação sem fio
Conversores digitais-analógicos
Processamento de sinais
title_short Conversor analógico digital para um sistema em chip
title_full Conversor analógico digital para um sistema em chip
title_fullStr Conversor analógico digital para um sistema em chip
title_full_unstemmed Conversor analógico digital para um sistema em chip
title_sort Conversor analógico digital para um sistema em chip
author Fávero, Daniel
author_facet Fávero, Daniel
author_role author
dc.contributor.author.fl_str_mv Fávero, Daniel
dc.contributor.advisor1.fl_str_mv Costa, José Camargo da
contributor_str_mv Costa, José Camargo da
dc.subject.keyword.en.fl_str_mv Sistemas de comunicação sem fio
Conversores digitais-analógicos
Processamento de sinais
topic Sistemas de comunicação sem fio
Conversores digitais-analógicos
Processamento de sinais
description Monografia (graduação)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2003.
publishDate 2003
dc.date.submitted.none.fl_str_mv 2003-07
dc.date.accessioned.fl_str_mv 2010-05-25T14:28:57Z
dc.date.available.fl_str_mv 2010-05-25T14:28:57Z
dc.date.issued.fl_str_mv 2010-05-25T14:28:57Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv FÁVERO, Daniel. Conversor analógico digital para um sistema em chip. 2003. 78 f. Monografia (Bacharelado em Engenharia Elétrica)-Universidade de Brasília, Brasília, 2003.
dc.identifier.uri.fl_str_mv http://bdm.unb.br/handle/10483/960
dc.identifier.doi.none.fl_str_mv http://dx.doi.org/10.26512/2003.07.TCC.960
identifier_str_mv FÁVERO, Daniel. Conversor analógico digital para um sistema em chip. 2003. 78 f. Monografia (Bacharelado em Engenharia Elétrica)-Universidade de Brasília, Brasília, 2003.
url http://bdm.unb.br/handle/10483/960
http://dx.doi.org/10.26512/2003.07.TCC.960
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Monografias da UnB
instname:Universidade de Brasília (UnB)
instacron:UNB
instname_str Universidade de Brasília (UnB)
instacron_str UNB
institution UNB
reponame_str Biblioteca Digital de Monografias da UnB
collection Biblioteca Digital de Monografias da UnB
bitstream.url.fl_str_mv http://bdm.unb.br/xmlui/bitstream/10483/960/1/2003_DanielF%C3%A1vero.pdf
http://bdm.unb.br/xmlui/bitstream/10483/960/2/license.txt
http://bdm.unb.br/xmlui/bitstream/10483/960/3/2003_DanielF%C3%A1vero.pdf.txt
bitstream.checksum.fl_str_mv 175853341db53138b23cb80e40a379c2
17d1d22f9b0a219f2d7ae3dfdfef009c
6b0f8582326611123d37389e188d1bf8
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Biblioteca Digital de Monografias da UnB - Universidade de Brasília (UnB)
repository.mail.fl_str_mv bdm@bce.unb.br||patricia@bce.unb.br
_version_ 1813907728947478528