Projeto de um circuito integrado dedicado a simulação de circuitos ULSI

Detalhes bibliográficos
Autor(a) principal: França, Eliane
Data de Publicação: 1999
Tipo de documento: Tese
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
Texto Completo: https://hdl.handle.net/20.500.12733/1588210
Resumo: Orientador: Furio Damiani
id UNICAMP-30_25c3712fadbb92c62b13c070e5539cdc
oai_identifier_str oai::182799
network_acronym_str UNICAMP-30
network_name_str Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
repository_id_str
spelling Projeto de um circuito integrado dedicado a simulação de circuitos ULSIArquitetura de computadorMicroprogramaçãoMicroprocessadoresAritmetica de virgula flutuanteOrientador: Furio DamianiTese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de ComputaçãoResumo: O objetivo deste trabalho é o desenvolvimento de um microprocessador dedicado para a simulação de circuitos ULSI ¿ Ultra Large Scale Integration, ou seja, circuitos integrados de larga escala de integração. Ele faz parte de um arranjo de processadores proposto para um sistema de simulação por hardware, denominado ABACUS, desenvolvido no DSIF/FEEC/UNICAMP. Dentro do ABACUS este microprocessador, denominado MPH ¿ Model Processing Hardware (processador de modelos) é a célula unitária de um arranjo de microprocessadores. A arquitetura do MPH é formada pelos seguintes blocos: registros de entrada e saída, memória para armazenamento do programa de descrição do modelo ¿ UMA; memória para dados e resultados da simulação ¿ MEL; controle microprogramado e Unidade Aritmética e Lógica em ponto flutuante para 32 bits. Por apresentar uma arquitetura microprogramada, encontra aplicabilidade em outros sistemas dedicados tais como: satélite para previsão do tempo, robótica, redes neurais, hardware evolutivo, etc. O projeto foi descrito em linguagem VHSIC ¿ (Very High Speed Integrated Circuits) Hardware Description Language e simulado em ambiente Mentor GraphicsAbstract: The aim of this work is the development of a custom microprocessor to simulate ULSI ¿ Ultra Large Scale Integration circuits. It is part of an array of processors proposed as a system for circuit simulation by Hardware, named ABACUS. Inside the ABACUS, the microprocessor, named MPH ¿ Model Processing Hardware (model processor), is the basic cell of the microprocessor array. The architecture of the MPH is composed by: input and output registers, memory to store the program of description model ¿ UMA; a memory for the storage of simulation data and results ¿ MEL; microprogramed control and Arithmethic and Logic Unit in 32 bits floating point. As its architecture is microprogrammed it can be employed in other custom systems like: time prevision satellite, robotics, neural networks, evolvable hardware and so on. The design has been descibed in VHDL language ¿ VHSIC Hardware Description Language and simulated in Mentor Graphics enviromentDoutoradoEletrônica e ComunicaçõesDoutor em Engenharia Elétrica[s.n.]Damiani, Furio, 1943-2016Pereira, Jose CarlosMarranghello, NorianOliveira, José Raimundo deMadrid, Marconi KolmUniversidade Estadual de Campinas (UNICAMP). Faculdade de Engenharia Elétrica e de ComputaçãoPrograma de Pós-Graduação em Engenharia ElétricaUNIVERSIDADE ESTADUAL DE CAMPINASFrança, Eliane19991999-12-16T00:00:00Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/doctoralThesisapplication/pdf1v (paginação irregular) : il.(Broch.)https://hdl.handle.net/20.500.12733/1588210FRANÇA, Eliane. Projeto de um circuito integrado dedicado a simulação de circuitos ULSI. 1999. 1v (paginação irregular) Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1588210. Acesso em: 2 set. 2024.https://repositorio.unicamp.br/acervo/detalhe/182799porreponame:Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)instname:Universidade Estadual de Campinas (UNICAMP)instacron:UNICAMPinfo:eu-repo/semantics/openAccess2017-02-18T03:02:47Zoai::182799Biblioteca Digital de Teses e DissertaçõesPUBhttp://repositorio.unicamp.br/oai/tese/oai.aspsbubd@unicamp.bropendoar:2017-02-18T03:02:47Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP) - Universidade Estadual de Campinas (UNICAMP)false
dc.title.none.fl_str_mv Projeto de um circuito integrado dedicado a simulação de circuitos ULSI
title Projeto de um circuito integrado dedicado a simulação de circuitos ULSI
spellingShingle Projeto de um circuito integrado dedicado a simulação de circuitos ULSI
França, Eliane
Arquitetura de computador
Microprogramação
Microprocessadores
Aritmetica de virgula flutuante
title_short Projeto de um circuito integrado dedicado a simulação de circuitos ULSI
title_full Projeto de um circuito integrado dedicado a simulação de circuitos ULSI
title_fullStr Projeto de um circuito integrado dedicado a simulação de circuitos ULSI
title_full_unstemmed Projeto de um circuito integrado dedicado a simulação de circuitos ULSI
title_sort Projeto de um circuito integrado dedicado a simulação de circuitos ULSI
author França, Eliane
author_facet França, Eliane
author_role author
dc.contributor.none.fl_str_mv Damiani, Furio, 1943-2016
Pereira, Jose Carlos
Marranghello, Norian
Oliveira, José Raimundo de
Madrid, Marconi Kolm
Universidade Estadual de Campinas (UNICAMP). Faculdade de Engenharia Elétrica e de Computação
Programa de Pós-Graduação em Engenharia Elétrica
UNIVERSIDADE ESTADUAL DE CAMPINAS
dc.contributor.author.fl_str_mv França, Eliane
dc.subject.por.fl_str_mv Arquitetura de computador
Microprogramação
Microprocessadores
Aritmetica de virgula flutuante
topic Arquitetura de computador
Microprogramação
Microprocessadores
Aritmetica de virgula flutuante
description Orientador: Furio Damiani
publishDate 1999
dc.date.none.fl_str_mv 1999
1999-12-16T00:00:00Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/doctoralThesis
format doctoralThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv (Broch.)
https://hdl.handle.net/20.500.12733/1588210
FRANÇA, Eliane. Projeto de um circuito integrado dedicado a simulação de circuitos ULSI. 1999. 1v (paginação irregular) Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1588210. Acesso em: 2 set. 2024.
identifier_str_mv (Broch.)
FRANÇA, Eliane. Projeto de um circuito integrado dedicado a simulação de circuitos ULSI. 1999. 1v (paginação irregular) Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1588210. Acesso em: 2 set. 2024.
url https://hdl.handle.net/20.500.12733/1588210
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv https://repositorio.unicamp.br/acervo/detalhe/182799
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
1v (paginação irregular) : il.
dc.publisher.none.fl_str_mv [s.n.]
publisher.none.fl_str_mv [s.n.]
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
instname:Universidade Estadual de Campinas (UNICAMP)
instacron:UNICAMP
instname_str Universidade Estadual de Campinas (UNICAMP)
instacron_str UNICAMP
institution UNICAMP
reponame_str Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
collection Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP) - Universidade Estadual de Campinas (UNICAMP)
repository.mail.fl_str_mv sbubd@unicamp.br
_version_ 1809188830879678464