Conversor analógico digital de 10 bits utilizando arquitetura pipeline e tecnologia CMOS

Detalhes bibliográficos
Autor(a) principal: Silva, Denis Rogério da [UNESP]
Data de Publicação: 2015
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Repositório Institucional da UNESP
Texto Completo: http://hdl.handle.net/11449/136044
http://www.athena.biblioteca.unesp.br/exlibris/bd/cathedra/03-03-2016/000859495.pdf
Resumo: In this work is presented a analog to digital converter with a resolution of 10 bits and pipeline architecture, which consists in a multi-converter competitive processing steps and the Nyquist Limit type. It is carried out the development of the parties of the converter with greater focus on the analog. Techniques for improving the performance of the converter are presented aiming primarily, minimization of the effects of the offset voltage comparators and low power consumption. An Operational Amplifier with positive feedback is presented aiming an increase of its gain, without compromising on your power consumption. The tests performed were made through simulations using CMOS technology 0.35 μm, voltage supply at 1.8 Volts and switching frequency of transistors of 5 MHz. These tests presented the results of the parties of the converter with the use of the techniques proposed, showing the reach of the expected results
id UNSP_42addfee2fbb9229979ba4c8f53d1c92
oai_identifier_str oai:repositorio.unesp.br:11449/136044
network_acronym_str UNSP
network_name_str Repositório Institucional da UNESP
repository_id_str 2946
spelling Conversor analógico digital de 10 bits utilizando arquitetura pipeline e tecnologia CMOSConversores analogicos-digitaisProcessamento de sinaisEletronicaElectronicsIn this work is presented a analog to digital converter with a resolution of 10 bits and pipeline architecture, which consists in a multi-converter competitive processing steps and the Nyquist Limit type. It is carried out the development of the parties of the converter with greater focus on the analog. Techniques for improving the performance of the converter are presented aiming primarily, minimization of the effects of the offset voltage comparators and low power consumption. An Operational Amplifier with positive feedback is presented aiming an increase of its gain, without compromising on your power consumption. The tests performed were made through simulations using CMOS technology 0.35 μm, voltage supply at 1.8 Volts and switching frequency of transistors of 5 MHz. These tests presented the results of the parties of the converter with the use of the techniques proposed, showing the reach of the expected resultsNeste trabalho é apresentado um conversor analógico digital com resolução de 10 bits e arquitetura pipeline, que consiste em um conversor de multi-passos de processamento concorrencial e do tipo Nyquist. É realizado o desenvolvimento das partes do conversor com maior enfoque na parte analógica. Técnicas para melhoria do desempenho do conversor são apresentadas visando principalmente, a minimização dos efeitos de tensão de offset dos comparadores e baixo consumo de potência. Um amplificador operacional, com realimentação positiva é apresentado visando um aumento do seu ganho, sem comprometimento no seu consumo de potência. Os testes efetuados foram feitos através de simulações utilizando tecnologia CMOS de 0,35 μm, tensão de alimentação em 1,8 Volts e frequência de chaveamento dos transistores em 5 MHz. Nestes testes são apresentados os resultados das partes do conversor com a utilização das técnicas propostas, mostrando o alcance dos resultados esperadosUniversidade Estadual Paulista (Unesp)Oki, Nobuo [UNESP]Universidade Estadual Paulista (Unesp)Silva, Denis Rogério da [UNESP]2016-03-07T19:20:59Z2016-03-07T19:20:59Z2015-08-28info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesis62f. : il.application/pdfSILVA, Denis Rogério da. Conversor analógico digital de 10 bits utilizando arquitetura pipeline e tecnologia CMOS. 2015. 62f. Dissertação (mestrado) - Universidade Estadual Paulista Júlio de Mesquita Filho, Faculdade de Engenharia, 2015.http://hdl.handle.net/11449/136044000859495http://www.athena.biblioteca.unesp.br/exlibris/bd/cathedra/03-03-2016/000859495.pdf33004099080P01525717947689076Alephreponame:Repositório Institucional da UNESPinstname:Universidade Estadual Paulista (UNESP)instacron:UNESPporinfo:eu-repo/semantics/openAccess2024-08-05T17:40:38Zoai:repositorio.unesp.br:11449/136044Repositório InstitucionalPUBhttp://repositorio.unesp.br/oai/requestopendoar:29462024-08-05T17:40:38Repositório Institucional da UNESP - Universidade Estadual Paulista (UNESP)false
dc.title.none.fl_str_mv Conversor analógico digital de 10 bits utilizando arquitetura pipeline e tecnologia CMOS
title Conversor analógico digital de 10 bits utilizando arquitetura pipeline e tecnologia CMOS
spellingShingle Conversor analógico digital de 10 bits utilizando arquitetura pipeline e tecnologia CMOS
Silva, Denis Rogério da [UNESP]
Conversores analogicos-digitais
Processamento de sinais
Eletronica
Electronics
title_short Conversor analógico digital de 10 bits utilizando arquitetura pipeline e tecnologia CMOS
title_full Conversor analógico digital de 10 bits utilizando arquitetura pipeline e tecnologia CMOS
title_fullStr Conversor analógico digital de 10 bits utilizando arquitetura pipeline e tecnologia CMOS
title_full_unstemmed Conversor analógico digital de 10 bits utilizando arquitetura pipeline e tecnologia CMOS
title_sort Conversor analógico digital de 10 bits utilizando arquitetura pipeline e tecnologia CMOS
author Silva, Denis Rogério da [UNESP]
author_facet Silva, Denis Rogério da [UNESP]
author_role author
dc.contributor.none.fl_str_mv Oki, Nobuo [UNESP]
Universidade Estadual Paulista (Unesp)
dc.contributor.author.fl_str_mv Silva, Denis Rogério da [UNESP]
dc.subject.por.fl_str_mv Conversores analogicos-digitais
Processamento de sinais
Eletronica
Electronics
topic Conversores analogicos-digitais
Processamento de sinais
Eletronica
Electronics
description In this work is presented a analog to digital converter with a resolution of 10 bits and pipeline architecture, which consists in a multi-converter competitive processing steps and the Nyquist Limit type. It is carried out the development of the parties of the converter with greater focus on the analog. Techniques for improving the performance of the converter are presented aiming primarily, minimization of the effects of the offset voltage comparators and low power consumption. An Operational Amplifier with positive feedback is presented aiming an increase of its gain, without compromising on your power consumption. The tests performed were made through simulations using CMOS technology 0.35 μm, voltage supply at 1.8 Volts and switching frequency of transistors of 5 MHz. These tests presented the results of the parties of the converter with the use of the techniques proposed, showing the reach of the expected results
publishDate 2015
dc.date.none.fl_str_mv 2015-08-28
2016-03-07T19:20:59Z
2016-03-07T19:20:59Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv SILVA, Denis Rogério da. Conversor analógico digital de 10 bits utilizando arquitetura pipeline e tecnologia CMOS. 2015. 62f. Dissertação (mestrado) - Universidade Estadual Paulista Júlio de Mesquita Filho, Faculdade de Engenharia, 2015.
http://hdl.handle.net/11449/136044
000859495
http://www.athena.biblioteca.unesp.br/exlibris/bd/cathedra/03-03-2016/000859495.pdf
33004099080P0
1525717947689076
identifier_str_mv SILVA, Denis Rogério da. Conversor analógico digital de 10 bits utilizando arquitetura pipeline e tecnologia CMOS. 2015. 62f. Dissertação (mestrado) - Universidade Estadual Paulista Júlio de Mesquita Filho, Faculdade de Engenharia, 2015.
000859495
33004099080P0
1525717947689076
url http://hdl.handle.net/11449/136044
http://www.athena.biblioteca.unesp.br/exlibris/bd/cathedra/03-03-2016/000859495.pdf
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv 62f. : il.
application/pdf
dc.publisher.none.fl_str_mv Universidade Estadual Paulista (Unesp)
publisher.none.fl_str_mv Universidade Estadual Paulista (Unesp)
dc.source.none.fl_str_mv Aleph
reponame:Repositório Institucional da UNESP
instname:Universidade Estadual Paulista (UNESP)
instacron:UNESP
instname_str Universidade Estadual Paulista (UNESP)
instacron_str UNESP
institution UNESP
reponame_str Repositório Institucional da UNESP
collection Repositório Institucional da UNESP
repository.name.fl_str_mv Repositório Institucional da UNESP - Universidade Estadual Paulista (UNESP)
repository.mail.fl_str_mv
_version_ 1808128105402859520