TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitos

Detalhes bibliográficos
Autor(a) principal: Tancredo, Leandro de Oliveira [UNESP]
Data de Publicação: 2002
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Repositório Institucional da UNESP
Texto Completo: http://hdl.handle.net/11449/87282
Resumo: Este trabalho apresenta uma nova ferramenta de síntese para projetos de sistemas digitais denominada TAB2VHDL. A partir da descrição em diagrama de transição de estados de uma máquina finita, representada no modelo de Mealy, é gerada uma descrição otimizada do sistema na linguagem de VHDL. Elimina-se dessa forma a tarefa árdua com detalhes de projeto. A TAB2VHDL foi comparada com duas outras ferramentas disponíveis comercialmente. Foram projetados diversos chip-set de códigos de transmissão digital utilizados no setor de telecomunicações. Os resultados comprovaram o desempenho satisfatório com relação ao custo de implementação, ao tempo de execução e uso de memória.
id UNSP_f53c6121ddc4b8169da76be41a6dc150
oai_identifier_str oai:repositorio.unesp.br:11449/87282
network_acronym_str UNSP
network_name_str Repositório Institucional da UNESP
repository_id_str 2946
spelling TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitosCircuitos integrados - Simulação por computadorCircuitos integrados digitaisVHDL (Linguagem descritiva de hardware)C (Linguagem de programação de computador)Telecomunicações - Processamento de mensagensFPGAFSMVHDLHDLLogic SynthesisEste trabalho apresenta uma nova ferramenta de síntese para projetos de sistemas digitais denominada TAB2VHDL. A partir da descrição em diagrama de transição de estados de uma máquina finita, representada no modelo de Mealy, é gerada uma descrição otimizada do sistema na linguagem de VHDL. Elimina-se dessa forma a tarefa árdua com detalhes de projeto. A TAB2VHDL foi comparada com duas outras ferramentas disponíveis comercialmente. Foram projetados diversos chip-set de códigos de transmissão digital utilizados no setor de telecomunicações. Os resultados comprovaram o desempenho satisfatório com relação ao custo de implementação, ao tempo de execução e uso de memória.This paper presents a new synthesis tool for digital system projects called TAB2VHDL. From the description in states transition diagram of a finite machine, represented in Mealy's model, an optimized system description in VHDL language is generated. Therefore, it is eliminated an arduous task with project details. The TAB2VHDL was compared with two other available commercial tools. It was projected a sort of chip-set digital transmission codes, used in telecommunication sector. The results proved the satisfactory performance related to the implementation cost, to the time of execution and memory use.Universidade Estadual Paulista (Unesp)Silva, Alexandre César Rodrigues da [UNESP]Universidade Estadual Paulista (Unesp)Tancredo, Leandro de Oliveira [UNESP]2014-06-11T19:22:36Z2014-06-11T19:22:36Z2002-09-19info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisxiii, 122 f. : il.application/pdfTANCREDO, Leandro de Oliveira. TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitos. 2002. xiii, 122 f. Dissertação (mestrado) - Universidade Estadual Paulista, Faculdade de Engenharia de Ilha Solteira, 2002.http://hdl.handle.net/11449/87282000186161tancredo_lo_me_ilha.pdf33004099080P0Alephreponame:Repositório Institucional da UNESPinstname:Universidade Estadual Paulista (UNESP)instacron:UNESPporinfo:eu-repo/semantics/openAccess2024-08-05T17:42:56Zoai:repositorio.unesp.br:11449/87282Repositório InstitucionalPUBhttp://repositorio.unesp.br/oai/requestopendoar:29462024-08-05T17:42:56Repositório Institucional da UNESP - Universidade Estadual Paulista (UNESP)false
dc.title.none.fl_str_mv TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitos
title TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitos
spellingShingle TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitos
Tancredo, Leandro de Oliveira [UNESP]
Circuitos integrados - Simulação por computador
Circuitos integrados digitais
VHDL (Linguagem descritiva de hardware)
C (Linguagem de programação de computador)
Telecomunicações - Processamento de mensagens
FPGA
FSM
VHDL
HDL
Logic Synthesis
title_short TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitos
title_full TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitos
title_fullStr TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitos
title_full_unstemmed TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitos
title_sort TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitos
author Tancredo, Leandro de Oliveira [UNESP]
author_facet Tancredo, Leandro de Oliveira [UNESP]
author_role author
dc.contributor.none.fl_str_mv Silva, Alexandre César Rodrigues da [UNESP]
Universidade Estadual Paulista (Unesp)
dc.contributor.author.fl_str_mv Tancredo, Leandro de Oliveira [UNESP]
dc.subject.por.fl_str_mv Circuitos integrados - Simulação por computador
Circuitos integrados digitais
VHDL (Linguagem descritiva de hardware)
C (Linguagem de programação de computador)
Telecomunicações - Processamento de mensagens
FPGA
FSM
VHDL
HDL
Logic Synthesis
topic Circuitos integrados - Simulação por computador
Circuitos integrados digitais
VHDL (Linguagem descritiva de hardware)
C (Linguagem de programação de computador)
Telecomunicações - Processamento de mensagens
FPGA
FSM
VHDL
HDL
Logic Synthesis
description Este trabalho apresenta uma nova ferramenta de síntese para projetos de sistemas digitais denominada TAB2VHDL. A partir da descrição em diagrama de transição de estados de uma máquina finita, representada no modelo de Mealy, é gerada uma descrição otimizada do sistema na linguagem de VHDL. Elimina-se dessa forma a tarefa árdua com detalhes de projeto. A TAB2VHDL foi comparada com duas outras ferramentas disponíveis comercialmente. Foram projetados diversos chip-set de códigos de transmissão digital utilizados no setor de telecomunicações. Os resultados comprovaram o desempenho satisfatório com relação ao custo de implementação, ao tempo de execução e uso de memória.
publishDate 2002
dc.date.none.fl_str_mv 2002-09-19
2014-06-11T19:22:36Z
2014-06-11T19:22:36Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv TANCREDO, Leandro de Oliveira. TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitos. 2002. xiii, 122 f. Dissertação (mestrado) - Universidade Estadual Paulista, Faculdade de Engenharia de Ilha Solteira, 2002.
http://hdl.handle.net/11449/87282
000186161
tancredo_lo_me_ilha.pdf
33004099080P0
identifier_str_mv TANCREDO, Leandro de Oliveira. TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitos. 2002. xiii, 122 f. Dissertação (mestrado) - Universidade Estadual Paulista, Faculdade de Engenharia de Ilha Solteira, 2002.
000186161
tancredo_lo_me_ilha.pdf
33004099080P0
url http://hdl.handle.net/11449/87282
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv xiii, 122 f. : il.
application/pdf
dc.publisher.none.fl_str_mv Universidade Estadual Paulista (Unesp)
publisher.none.fl_str_mv Universidade Estadual Paulista (Unesp)
dc.source.none.fl_str_mv Aleph
reponame:Repositório Institucional da UNESP
instname:Universidade Estadual Paulista (UNESP)
instacron:UNESP
instname_str Universidade Estadual Paulista (UNESP)
instacron_str UNESP
institution UNESP
reponame_str Repositório Institucional da UNESP
collection Repositório Institucional da UNESP
repository.name.fl_str_mv Repositório Institucional da UNESP - Universidade Estadual Paulista (UNESP)
repository.mail.fl_str_mv
_version_ 1808128206517043200