Análise de variabilidade e desempenho em transistores ELT para aplicações analógicas

Detalhes bibliográficos
Autor(a) principal: Platcheck, Gustavo Paz
Data de Publicação: 2022
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da UFRGS
Texto Completo: http://hdl.handle.net/10183/256049
Resumo: Este trabalho estuda os impactos no desempenho elétrico e na variabilidade de transistores MOSFETs projetados utilizando a técnica de geometria fechada (do inglês “Enclosed Layout Transistor” – ELT), uma técnica de proteção às radiações ionizantes em nível de projeto utilizada para mitigar os efeitos da dose ionizante total (do inglês “Total Ionizing Dose” – TID). Sua geometria fechada reduz as correntes de fugas de dreno induzidas por radiações ionizantes tanto para terminais de um mesmo transistor ou de transistores vizinhos. Este tipo de transistor normalmente apresenta as regiões dos terminais interno e externo com áreas diferentes, o que resulta em uma assimetria entre o dreno e a fonte do dispositivo. Esta assimetria se reflete no seu comportamento elétrico, onde a configuração dos terminais impacta no desempenho elétrico do transistor. A proposta de (CARDOSO, 2018) de realizar a simetria de área entre os terminais, denominada Pseudo-Simetria por não ser uma simetria propriamente dita, também foi investigada neste trabalho. Esta técnica tem como objetivo mitigar as diferenças de desempenho ocasionadas pela assimetria do dispositivo. A associação de ELTs em série e em paralelo também é investigada, com o intuito de aumentar a faixa de razões de aspecto possíveis do ELT equivalente. Foram medidas 25 amostras de 22 congifurações diferentes de transistores, fabricados numa tecnologia Bulk de 130nm. Curvas de IDxVDS e IDxVGS foram extraídas experimentalmente e através dos dados experimentais foram estimadas a tensão de limiar, a transcondutância e a resistência de saída em saturação dos dispositivos analisados. Foi analisado também o impacto da variabilidade nos dados obtidos através de seus desvios padrões e coeficientes de variação. Os resultados experimentais mostram que utilizar a Pseudo-Simetria melhora desempenho elétrico do ELT em relação ao ELT com áreas de terminais diferentes, tornando seu comportamento elétrico mais próximo de um transistor retangular de mesma razão de aspecto. Também foi observado que o uso da técnica de ELT, com ou sem Pseudo-Simetria, não apresenta impacto aparente na variabilidade do dispositivo projetado, com o maior coeficiente de variação registrado neste trabalho de aproximadamente 10%, o que indica uma tendência amostral homogênea.
id URGS_078c49b4d6cbd6f4f11fbdf6537c4808
oai_identifier_str oai:www.lume.ufrgs.br:10183/256049
network_acronym_str URGS
network_name_str Biblioteca Digital de Teses e Dissertações da UFRGS
repository_id_str 1853
spelling Platcheck, Gustavo PazBalen, Tiago Roberto2023-03-18T03:33:10Z2022http://hdl.handle.net/10183/256049001164740Este trabalho estuda os impactos no desempenho elétrico e na variabilidade de transistores MOSFETs projetados utilizando a técnica de geometria fechada (do inglês “Enclosed Layout Transistor” – ELT), uma técnica de proteção às radiações ionizantes em nível de projeto utilizada para mitigar os efeitos da dose ionizante total (do inglês “Total Ionizing Dose” – TID). Sua geometria fechada reduz as correntes de fugas de dreno induzidas por radiações ionizantes tanto para terminais de um mesmo transistor ou de transistores vizinhos. Este tipo de transistor normalmente apresenta as regiões dos terminais interno e externo com áreas diferentes, o que resulta em uma assimetria entre o dreno e a fonte do dispositivo. Esta assimetria se reflete no seu comportamento elétrico, onde a configuração dos terminais impacta no desempenho elétrico do transistor. A proposta de (CARDOSO, 2018) de realizar a simetria de área entre os terminais, denominada Pseudo-Simetria por não ser uma simetria propriamente dita, também foi investigada neste trabalho. Esta técnica tem como objetivo mitigar as diferenças de desempenho ocasionadas pela assimetria do dispositivo. A associação de ELTs em série e em paralelo também é investigada, com o intuito de aumentar a faixa de razões de aspecto possíveis do ELT equivalente. Foram medidas 25 amostras de 22 congifurações diferentes de transistores, fabricados numa tecnologia Bulk de 130nm. Curvas de IDxVDS e IDxVGS foram extraídas experimentalmente e através dos dados experimentais foram estimadas a tensão de limiar, a transcondutância e a resistência de saída em saturação dos dispositivos analisados. Foi analisado também o impacto da variabilidade nos dados obtidos através de seus desvios padrões e coeficientes de variação. Os resultados experimentais mostram que utilizar a Pseudo-Simetria melhora desempenho elétrico do ELT em relação ao ELT com áreas de terminais diferentes, tornando seu comportamento elétrico mais próximo de um transistor retangular de mesma razão de aspecto. Também foi observado que o uso da técnica de ELT, com ou sem Pseudo-Simetria, não apresenta impacto aparente na variabilidade do dispositivo projetado, com o maior coeficiente de variação registrado neste trabalho de aproximadamente 10%, o que indica uma tendência amostral homogênea.This work studies the impacts in performance and variability of MOSFET transistors designed with the enclosed layout technique (ELT), a radiation hardening-by design technique used to mitigate the effects of total ionizing dose (TID). Its closed geometry reduced the leakage currents induced by the ionizing radiation between the terminals of the same transistor or between the terminals of neighboring devices. This type of transistor usually present asymmetry between their internal and external terminal regions, meaning that the drain and source regions of the transistor are asymmetric. This difference affects its electrical behavior, where the configuration of the drain and source terminals influence the devices performance. The proposal of Cardoso (2018), which consists in implementing an area symmetry between the terminals, named Pseudo Symmetry, because it is not really a full symmetry, was also investigated in this work. Its purpose is to mitigate the performance limitations derived from the device asymmetry. The parallel and series association of ELTs is also explored, in an attempt to increase the achievable aspect ratio range of the equivalent ELT. Twenty-five samples of twenty-two different devices fabricated in a 130nm technology were measured. Its IDxVDS and IDxVGS curves were experimentally extracted and the threshold voltage, the transconductance and the output resistance of the measured devices were estimated. The impact on the variability was also analyzed, estimating the mean deviations and variation coefficients. The results indicate that the use of Pseudo-Symmetry enhance the ELT performance and makes its electrical behavior closer to a rectangular transistor, when compared to an asymmetric ELT. It was also observed that the implementation of the ELT technique, with or without the Pseudo-Symmetry, does not impact negatively on the device variability, presenting a maximum variation coefficient of approximately 10%, which indicates a homogeneous sampling trend.application/pdfporTransistoresVariabilidadeTransistores MOSFETsTotal Ionizing Dose (TID)Análise de variabilidade e desempenho em transistores ELT para aplicações analógicasinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisUniversidade Federal do Rio Grande do SulInstituto de InformáticaPrograma de Pós-Graduação em MicroeletrônicaPorto Alegre, BR-RS2022mestradoinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSTEXT001164740.pdf.txt001164740.pdf.txtExtracted Texttext/plain115823http://www.lume.ufrgs.br/bitstream/10183/256049/2/001164740.pdf.txte205ecb5e9169fe97b1d2d9eed4293fbMD52ORIGINAL001164740.pdfTexto completoapplication/pdf2069881http://www.lume.ufrgs.br/bitstream/10183/256049/1/001164740.pdf2e889294720a1ea5bf89b5a68d5d4ea6MD5110183/2560492023-03-19 03:35:34.009411oai:www.lume.ufrgs.br:10183/256049Biblioteca Digital de Teses e Dissertaçõeshttps://lume.ufrgs.br/handle/10183/2PUBhttps://lume.ufrgs.br/oai/requestlume@ufrgs.br||lume@ufrgs.bropendoar:18532023-03-19T06:35:34Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false
dc.title.pt_BR.fl_str_mv Análise de variabilidade e desempenho em transistores ELT para aplicações analógicas
title Análise de variabilidade e desempenho em transistores ELT para aplicações analógicas
spellingShingle Análise de variabilidade e desempenho em transistores ELT para aplicações analógicas
Platcheck, Gustavo Paz
Transistores
Variabilidade
Transistores MOSFETs
Total Ionizing Dose (TID)
title_short Análise de variabilidade e desempenho em transistores ELT para aplicações analógicas
title_full Análise de variabilidade e desempenho em transistores ELT para aplicações analógicas
title_fullStr Análise de variabilidade e desempenho em transistores ELT para aplicações analógicas
title_full_unstemmed Análise de variabilidade e desempenho em transistores ELT para aplicações analógicas
title_sort Análise de variabilidade e desempenho em transistores ELT para aplicações analógicas
author Platcheck, Gustavo Paz
author_facet Platcheck, Gustavo Paz
author_role author
dc.contributor.author.fl_str_mv Platcheck, Gustavo Paz
dc.contributor.advisor1.fl_str_mv Balen, Tiago Roberto
contributor_str_mv Balen, Tiago Roberto
dc.subject.por.fl_str_mv Transistores
Variabilidade
Transistores MOSFETs
topic Transistores
Variabilidade
Transistores MOSFETs
Total Ionizing Dose (TID)
dc.subject.eng.fl_str_mv Total Ionizing Dose (TID)
description Este trabalho estuda os impactos no desempenho elétrico e na variabilidade de transistores MOSFETs projetados utilizando a técnica de geometria fechada (do inglês “Enclosed Layout Transistor” – ELT), uma técnica de proteção às radiações ionizantes em nível de projeto utilizada para mitigar os efeitos da dose ionizante total (do inglês “Total Ionizing Dose” – TID). Sua geometria fechada reduz as correntes de fugas de dreno induzidas por radiações ionizantes tanto para terminais de um mesmo transistor ou de transistores vizinhos. Este tipo de transistor normalmente apresenta as regiões dos terminais interno e externo com áreas diferentes, o que resulta em uma assimetria entre o dreno e a fonte do dispositivo. Esta assimetria se reflete no seu comportamento elétrico, onde a configuração dos terminais impacta no desempenho elétrico do transistor. A proposta de (CARDOSO, 2018) de realizar a simetria de área entre os terminais, denominada Pseudo-Simetria por não ser uma simetria propriamente dita, também foi investigada neste trabalho. Esta técnica tem como objetivo mitigar as diferenças de desempenho ocasionadas pela assimetria do dispositivo. A associação de ELTs em série e em paralelo também é investigada, com o intuito de aumentar a faixa de razões de aspecto possíveis do ELT equivalente. Foram medidas 25 amostras de 22 congifurações diferentes de transistores, fabricados numa tecnologia Bulk de 130nm. Curvas de IDxVDS e IDxVGS foram extraídas experimentalmente e através dos dados experimentais foram estimadas a tensão de limiar, a transcondutância e a resistência de saída em saturação dos dispositivos analisados. Foi analisado também o impacto da variabilidade nos dados obtidos através de seus desvios padrões e coeficientes de variação. Os resultados experimentais mostram que utilizar a Pseudo-Simetria melhora desempenho elétrico do ELT em relação ao ELT com áreas de terminais diferentes, tornando seu comportamento elétrico mais próximo de um transistor retangular de mesma razão de aspecto. Também foi observado que o uso da técnica de ELT, com ou sem Pseudo-Simetria, não apresenta impacto aparente na variabilidade do dispositivo projetado, com o maior coeficiente de variação registrado neste trabalho de aproximadamente 10%, o que indica uma tendência amostral homogênea.
publishDate 2022
dc.date.issued.fl_str_mv 2022
dc.date.accessioned.fl_str_mv 2023-03-18T03:33:10Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://hdl.handle.net/10183/256049
dc.identifier.nrb.pt_BR.fl_str_mv 001164740
url http://hdl.handle.net/10183/256049
identifier_str_mv 001164740
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da UFRGS
instname:Universidade Federal do Rio Grande do Sul (UFRGS)
instacron:UFRGS
instname_str Universidade Federal do Rio Grande do Sul (UFRGS)
instacron_str UFRGS
institution UFRGS
reponame_str Biblioteca Digital de Teses e Dissertações da UFRGS
collection Biblioteca Digital de Teses e Dissertações da UFRGS
bitstream.url.fl_str_mv http://www.lume.ufrgs.br/bitstream/10183/256049/2/001164740.pdf.txt
http://www.lume.ufrgs.br/bitstream/10183/256049/1/001164740.pdf
bitstream.checksum.fl_str_mv e205ecb5e9169fe97b1d2d9eed4293fb
2e889294720a1ea5bf89b5a68d5d4ea6
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)
repository.mail.fl_str_mv lume@ufrgs.br||lume@ufrgs.br
_version_ 1810085611682398208