Um Estudo de técnicas de aceleração para algoritmos de análise de timing funcional baseados em geração automática de teste
Autor(a) principal: | |
---|---|
Data de Publicação: | 2002 |
Tipo de documento: | Dissertação |
Idioma: | por |
Título da fonte: | Biblioteca Digital de Teses e Dissertações da UFRGS |
Texto Completo: | http://hdl.handle.net/10183/6068 |
Resumo: | Este trabalho tem como objetivo estudar e avaliar técnicas para a aceleração de algoritmos de análise de timing funcional (FTA - Functional Timing Analysis) baseados em geração automática de testes (ATPG – Automatic Test Generation). Para tanto, são abordados três algoritmos conhecidos : algoritmo-D, o PODEM e o FAN. Após a análise dos algoritmos e o estudo de algumas técnicas de aceleração, é proposto o algoritmo DETA (Delay Enumeration-Based Timing Analysis) que determina o atraso crítico de circuitos que contêm portas complexas. O DETA está definido como um algoritmo baseado em ATPG com sensibilização concorrente de caminhos. Na implementação do algoritmo, foi possível validar o modelo de computação de atrasos para circuitos que contêm portas complexas utilizando a abordagem de macro-expansão implícita. Além disso, alguns resultados parciais demonstram que, para alguns circuitos, o DETA apresenta uma pequena dependência do número de entradas quando comparado com a dependência no procedimento de simulação. Desta forma, é possível evitar uma pesquisa extensa antes de se encontrar o teste e assim, obter sucesso na aplicação de métodos para aceleração do algoritmo. |
id |
URGS_ba9cdffa9106425e3e8859269bf9964c |
---|---|
oai_identifier_str |
oai:www.lume.ufrgs.br:10183/6068 |
network_acronym_str |
URGS |
network_name_str |
Biblioteca Digital de Teses e Dissertações da UFRGS |
repository_id_str |
1853 |
spelling |
Pinto, Ana Cristina MedinaReis, Ricardo Augusto da Luz2007-06-06T18:52:25Z2002http://hdl.handle.net/10183/6068000480254Este trabalho tem como objetivo estudar e avaliar técnicas para a aceleração de algoritmos de análise de timing funcional (FTA - Functional Timing Analysis) baseados em geração automática de testes (ATPG – Automatic Test Generation). Para tanto, são abordados três algoritmos conhecidos : algoritmo-D, o PODEM e o FAN. Após a análise dos algoritmos e o estudo de algumas técnicas de aceleração, é proposto o algoritmo DETA (Delay Enumeration-Based Timing Analysis) que determina o atraso crítico de circuitos que contêm portas complexas. O DETA está definido como um algoritmo baseado em ATPG com sensibilização concorrente de caminhos. Na implementação do algoritmo, foi possível validar o modelo de computação de atrasos para circuitos que contêm portas complexas utilizando a abordagem de macro-expansão implícita. Além disso, alguns resultados parciais demonstram que, para alguns circuitos, o DETA apresenta uma pequena dependência do número de entradas quando comparado com a dependência no procedimento de simulação. Desta forma, é possível evitar uma pesquisa extensa antes de se encontrar o teste e assim, obter sucesso na aplicação de métodos para aceleração do algoritmo.application/pdfporMicroeletrônicaCad : MicroeletronicaGeracao automatica : TestesTestes : Circuitos integradosUm Estudo de técnicas de aceleração para algoritmos de análise de timing funcional baseados em geração automática de testeinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisUniversidade Federal do Rio Grande do SulInstituto de InformáticaPrograma de Pós-Graduação em ComputaçãoPorto Alegre, BR-RS2002mestradoinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSORIGINAL000480254.pdf000480254.pdfTexto completoapplication/pdf3143299http://www.lume.ufrgs.br/bitstream/10183/6068/1/000480254.pdfef4b5c05467cd9f9d997ce920d1db36bMD51TEXT000480254.pdf.txt000480254.pdf.txtExtracted Texttext/plain188603http://www.lume.ufrgs.br/bitstream/10183/6068/2/000480254.pdf.txtc42452fe09b8a3a8a55782f40d059d97MD52THUMBNAIL000480254.pdf.jpg000480254.pdf.jpgGenerated Thumbnailimage/jpeg1178http://www.lume.ufrgs.br/bitstream/10183/6068/3/000480254.pdf.jpg8b0fa392ec9f62aac063e14e4c4d10d9MD5310183/60682018-10-15 09:16:47.197oai:www.lume.ufrgs.br:10183/6068Biblioteca Digital de Teses e Dissertaçõeshttps://lume.ufrgs.br/handle/10183/2PUBhttps://lume.ufrgs.br/oai/requestlume@ufrgs.br||lume@ufrgs.bropendoar:18532018-10-15T12:16:47Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false |
dc.title.pt_BR.fl_str_mv |
Um Estudo de técnicas de aceleração para algoritmos de análise de timing funcional baseados em geração automática de teste |
title |
Um Estudo de técnicas de aceleração para algoritmos de análise de timing funcional baseados em geração automática de teste |
spellingShingle |
Um Estudo de técnicas de aceleração para algoritmos de análise de timing funcional baseados em geração automática de teste Pinto, Ana Cristina Medina Microeletrônica Cad : Microeletronica Geracao automatica : Testes Testes : Circuitos integrados |
title_short |
Um Estudo de técnicas de aceleração para algoritmos de análise de timing funcional baseados em geração automática de teste |
title_full |
Um Estudo de técnicas de aceleração para algoritmos de análise de timing funcional baseados em geração automática de teste |
title_fullStr |
Um Estudo de técnicas de aceleração para algoritmos de análise de timing funcional baseados em geração automática de teste |
title_full_unstemmed |
Um Estudo de técnicas de aceleração para algoritmos de análise de timing funcional baseados em geração automática de teste |
title_sort |
Um Estudo de técnicas de aceleração para algoritmos de análise de timing funcional baseados em geração automática de teste |
author |
Pinto, Ana Cristina Medina |
author_facet |
Pinto, Ana Cristina Medina |
author_role |
author |
dc.contributor.author.fl_str_mv |
Pinto, Ana Cristina Medina |
dc.contributor.advisor1.fl_str_mv |
Reis, Ricardo Augusto da Luz |
contributor_str_mv |
Reis, Ricardo Augusto da Luz |
dc.subject.por.fl_str_mv |
Microeletrônica Cad : Microeletronica Geracao automatica : Testes Testes : Circuitos integrados |
topic |
Microeletrônica Cad : Microeletronica Geracao automatica : Testes Testes : Circuitos integrados |
description |
Este trabalho tem como objetivo estudar e avaliar técnicas para a aceleração de algoritmos de análise de timing funcional (FTA - Functional Timing Analysis) baseados em geração automática de testes (ATPG – Automatic Test Generation). Para tanto, são abordados três algoritmos conhecidos : algoritmo-D, o PODEM e o FAN. Após a análise dos algoritmos e o estudo de algumas técnicas de aceleração, é proposto o algoritmo DETA (Delay Enumeration-Based Timing Analysis) que determina o atraso crítico de circuitos que contêm portas complexas. O DETA está definido como um algoritmo baseado em ATPG com sensibilização concorrente de caminhos. Na implementação do algoritmo, foi possível validar o modelo de computação de atrasos para circuitos que contêm portas complexas utilizando a abordagem de macro-expansão implícita. Além disso, alguns resultados parciais demonstram que, para alguns circuitos, o DETA apresenta uma pequena dependência do número de entradas quando comparado com a dependência no procedimento de simulação. Desta forma, é possível evitar uma pesquisa extensa antes de se encontrar o teste e assim, obter sucesso na aplicação de métodos para aceleração do algoritmo. |
publishDate |
2002 |
dc.date.issued.fl_str_mv |
2002 |
dc.date.accessioned.fl_str_mv |
2007-06-06T18:52:25Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/masterThesis |
format |
masterThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/10183/6068 |
dc.identifier.nrb.pt_BR.fl_str_mv |
000480254 |
url |
http://hdl.handle.net/10183/6068 |
identifier_str_mv |
000480254 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.source.none.fl_str_mv |
reponame:Biblioteca Digital de Teses e Dissertações da UFRGS instname:Universidade Federal do Rio Grande do Sul (UFRGS) instacron:UFRGS |
instname_str |
Universidade Federal do Rio Grande do Sul (UFRGS) |
instacron_str |
UFRGS |
institution |
UFRGS |
reponame_str |
Biblioteca Digital de Teses e Dissertações da UFRGS |
collection |
Biblioteca Digital de Teses e Dissertações da UFRGS |
bitstream.url.fl_str_mv |
http://www.lume.ufrgs.br/bitstream/10183/6068/1/000480254.pdf http://www.lume.ufrgs.br/bitstream/10183/6068/2/000480254.pdf.txt http://www.lume.ufrgs.br/bitstream/10183/6068/3/000480254.pdf.jpg |
bitstream.checksum.fl_str_mv |
ef4b5c05467cd9f9d997ce920d1db36b c42452fe09b8a3a8a55782f40d059d97 8b0fa392ec9f62aac063e14e4c4d10d9 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 |
repository.name.fl_str_mv |
Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS) |
repository.mail.fl_str_mv |
lume@ufrgs.br||lume@ufrgs.br |
_version_ |
1810085061518688256 |