Teste em funcionamento de uma matriz de chaveamento
Autor(a) principal: | |
---|---|
Data de Publicação: | 2002 |
Tipo de documento: | Dissertação |
Idioma: | por |
Título da fonte: | Biblioteca Digital de Teses e Dissertações da UFRGS |
Texto Completo: | http://hdl.handle.net/10183/6054 |
Resumo: | Este trabalho se insere na área de teste de sistemas de hardware. O alvo principal é o estudo do comportamento de um circuito roteador de canais telefônicos, parte integrante de um sistema de comunicação mais complexo, na presença de falhas. Neste contexto, o teste em funcionamento do referido circuito roteador é considerado. Na primeira parte deste trabalho são abordados aspectos do teste de circuitos e sistemas, do ponto de vista de sua aplicabilidade, tais como classificação, defeitos e modelos de falhas, simulação, geração de testes e projeto visando o teste. Na segunda parte, relata-se os estudos realizados para implementar o teste em funcionamento do circuito roteador. Nesta etapa são abordados a arquitetura, o modelo de falhas e a metodologia utilizada, os ensaios de detecção de falhas e as técnicas de tolerância a falhas adotadas. O projeto do circuito de chaveamento é apresentado em uma versão utilizando componentes discretos e outra utilizando dispositivos programáveis. Na conclusão deste trabalho são apresentados os resultados obtidos e as perspectivas para trabalhos futuros. |
id |
URGS_d1353946ca8a60a8113dd516756d189e |
---|---|
oai_identifier_str |
oai:www.lume.ufrgs.br:10183/6054 |
network_acronym_str |
URGS |
network_name_str |
Biblioteca Digital de Teses e Dissertações da UFRGS |
repository_id_str |
1853 |
spelling |
Bastos, Janor AraujoLubaszewski, Marcelo Soares2007-06-06T18:52:16Z2002http://hdl.handle.net/10183/6054000435738Este trabalho se insere na área de teste de sistemas de hardware. O alvo principal é o estudo do comportamento de um circuito roteador de canais telefônicos, parte integrante de um sistema de comunicação mais complexo, na presença de falhas. Neste contexto, o teste em funcionamento do referido circuito roteador é considerado. Na primeira parte deste trabalho são abordados aspectos do teste de circuitos e sistemas, do ponto de vista de sua aplicabilidade, tais como classificação, defeitos e modelos de falhas, simulação, geração de testes e projeto visando o teste. Na segunda parte, relata-se os estudos realizados para implementar o teste em funcionamento do circuito roteador. Nesta etapa são abordados a arquitetura, o modelo de falhas e a metodologia utilizada, os ensaios de detecção de falhas e as técnicas de tolerância a falhas adotadas. O projeto do circuito de chaveamento é apresentado em uma versão utilizando componentes discretos e outra utilizando dispositivos programáveis. Na conclusão deste trabalho são apresentados os resultados obtidos e as perspectivas para trabalhos futuros.application/pdfporCircuitosMicroeletrônicaTolerância a falhasTeste em funcionamento de uma matriz de chaveamentoinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisUniversidade Federal do Rio Grande do SulEscola de EngenhariaPrograma de Pós-Graduação em Engenharia EléricaPorto Alegre, BR-RS2002mestradoinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSORIGINAL000435738.pdf000435738.pdfTexto completoapplication/pdf477063http://www.lume.ufrgs.br/bitstream/10183/6054/1/000435738.pdfdff60ffa3286292fce09181c7faec4e6MD51TEXT000435738.pdf.txt000435738.pdf.txtExtracted Texttext/plain92842http://www.lume.ufrgs.br/bitstream/10183/6054/2/000435738.pdf.txt4edb27deed0a229a1aacec2ba78d848eMD52THUMBNAIL000435738.pdf.jpg000435738.pdf.jpgGenerated Thumbnailimage/jpeg880http://www.lume.ufrgs.br/bitstream/10183/6054/3/000435738.pdf.jpgdcc4ace0815eab8ded36119d01659060MD5310183/60542018-10-08 09:03:06.459oai:www.lume.ufrgs.br:10183/6054Biblioteca Digital de Teses e Dissertaçõeshttps://lume.ufrgs.br/handle/10183/2PUBhttps://lume.ufrgs.br/oai/requestlume@ufrgs.br||lume@ufrgs.bropendoar:18532018-10-08T12:03:06Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false |
dc.title.pt_BR.fl_str_mv |
Teste em funcionamento de uma matriz de chaveamento |
title |
Teste em funcionamento de uma matriz de chaveamento |
spellingShingle |
Teste em funcionamento de uma matriz de chaveamento Bastos, Janor Araujo Circuitos Microeletrônica Tolerância a falhas |
title_short |
Teste em funcionamento de uma matriz de chaveamento |
title_full |
Teste em funcionamento de uma matriz de chaveamento |
title_fullStr |
Teste em funcionamento de uma matriz de chaveamento |
title_full_unstemmed |
Teste em funcionamento de uma matriz de chaveamento |
title_sort |
Teste em funcionamento de uma matriz de chaveamento |
author |
Bastos, Janor Araujo |
author_facet |
Bastos, Janor Araujo |
author_role |
author |
dc.contributor.author.fl_str_mv |
Bastos, Janor Araujo |
dc.contributor.advisor1.fl_str_mv |
Lubaszewski, Marcelo Soares |
contributor_str_mv |
Lubaszewski, Marcelo Soares |
dc.subject.por.fl_str_mv |
Circuitos Microeletrônica Tolerância a falhas |
topic |
Circuitos Microeletrônica Tolerância a falhas |
description |
Este trabalho se insere na área de teste de sistemas de hardware. O alvo principal é o estudo do comportamento de um circuito roteador de canais telefônicos, parte integrante de um sistema de comunicação mais complexo, na presença de falhas. Neste contexto, o teste em funcionamento do referido circuito roteador é considerado. Na primeira parte deste trabalho são abordados aspectos do teste de circuitos e sistemas, do ponto de vista de sua aplicabilidade, tais como classificação, defeitos e modelos de falhas, simulação, geração de testes e projeto visando o teste. Na segunda parte, relata-se os estudos realizados para implementar o teste em funcionamento do circuito roteador. Nesta etapa são abordados a arquitetura, o modelo de falhas e a metodologia utilizada, os ensaios de detecção de falhas e as técnicas de tolerância a falhas adotadas. O projeto do circuito de chaveamento é apresentado em uma versão utilizando componentes discretos e outra utilizando dispositivos programáveis. Na conclusão deste trabalho são apresentados os resultados obtidos e as perspectivas para trabalhos futuros. |
publishDate |
2002 |
dc.date.issued.fl_str_mv |
2002 |
dc.date.accessioned.fl_str_mv |
2007-06-06T18:52:16Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/masterThesis |
format |
masterThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/10183/6054 |
dc.identifier.nrb.pt_BR.fl_str_mv |
000435738 |
url |
http://hdl.handle.net/10183/6054 |
identifier_str_mv |
000435738 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.source.none.fl_str_mv |
reponame:Biblioteca Digital de Teses e Dissertações da UFRGS instname:Universidade Federal do Rio Grande do Sul (UFRGS) instacron:UFRGS |
instname_str |
Universidade Federal do Rio Grande do Sul (UFRGS) |
instacron_str |
UFRGS |
institution |
UFRGS |
reponame_str |
Biblioteca Digital de Teses e Dissertações da UFRGS |
collection |
Biblioteca Digital de Teses e Dissertações da UFRGS |
bitstream.url.fl_str_mv |
http://www.lume.ufrgs.br/bitstream/10183/6054/1/000435738.pdf http://www.lume.ufrgs.br/bitstream/10183/6054/2/000435738.pdf.txt http://www.lume.ufrgs.br/bitstream/10183/6054/3/000435738.pdf.jpg |
bitstream.checksum.fl_str_mv |
dff60ffa3286292fce09181c7faec4e6 4edb27deed0a229a1aacec2ba78d848e dcc4ace0815eab8ded36119d01659060 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 |
repository.name.fl_str_mv |
Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS) |
repository.mail.fl_str_mv |
lume@ufrgs.br||lume@ufrgs.br |
_version_ |
1810085061489328128 |