πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo

Detalhes bibliográficos
Autor(a) principal: Ruggiero, Carlos Antônio
Data de Publicação: 2018
Tipo de documento: Artigo de conferência
Idioma: por
Título da fonte: Repositório Institucional da USP (Biblioteca Digital da Produção Intelectual)
Texto Completo: http://wscad.sbc.org.br/2018/anais/main-wscad-wch.pdf
id USP-2_e68f1f810338e451077bb5c348bdb837
oai_identifier_str 002967764
network_acronym_str USP-2
network_name_str Repositório Institucional da USP (Biblioteca Digital da Produção Intelectual)
repository_id_str 2721
spelling πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custoALGORITMOS2018info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/conferenceObjecthttp://wscad.sbc.org.br/2018/anais/main-wscad-wch.pdfRuggiero, Carlos Antônioporreponame:Repositório Institucional da USP (Biblioteca Digital da Produção Intelectual)instname:Universidade de São Paulo (USP)instacron:USPinfo:eu-repo/semantics/openAccess2024-06-17T14:18:00Z002967764Repositório InstitucionalPUBhttp://www.producao.usp.br/oai/requestopendoar:27212024-06-17T14:18Repositório Institucional da USP (Biblioteca Digital da Produção Intelectual) - Universidade de São Paulo (USP)false
dc.title.none.fl_str_mv πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo
title πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo
spellingShingle πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo
Ruggiero, Carlos Antônio
ALGORITMOS
title_short πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo
title_full πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo
title_fullStr πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo
title_full_unstemmed πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo
title_sort πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo
author Ruggiero, Carlos Antônio
author_facet Ruggiero, Carlos Antônio
author_role author
dc.contributor.author.fl_str_mv Ruggiero, Carlos Antônio
dc.subject.por.fl_str_mv ALGORITMOS
topic ALGORITMOS
publishDate 2018
dc.date.none.fl_str_mv 2018
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/conferenceObject
format conferenceObject
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://wscad.sbc.org.br/2018/anais/main-wscad-wch.pdf
url http://wscad.sbc.org.br/2018/anais/main-wscad-wch.pdf
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.source.none.fl_str_mv reponame:Repositório Institucional da USP (Biblioteca Digital da Produção Intelectual)
instname:Universidade de São Paulo (USP)
instacron:USP
instname_str Universidade de São Paulo (USP)
instacron_str USP
institution USP
reponame_str Repositório Institucional da USP (Biblioteca Digital da Produção Intelectual)
collection Repositório Institucional da USP (Biblioteca Digital da Produção Intelectual)
repository.name.fl_str_mv Repositório Institucional da USP (Biblioteca Digital da Produção Intelectual) - Universidade de São Paulo (USP)
repository.mail.fl_str_mv
_version_ 1809091408823320576