PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA

Detalhes bibliográficos
Autor(a) principal: Silva Júnior, José Teixeira da
Data de Publicação: 2016
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da USP
Texto Completo: http://www.teses.usp.br/teses/disponiveis/76/76132/tde-15042016-164225/
Resumo: Esse trabalho tem por objetivo descrever o desenvolvimento e os atuais resultados do protótipo dataflow PIFLOW, um processador baseado no modelo de dataflow dinâmico, inspirado na Maquina Dataflow de Manchester e desenvolvido no Instituto de Física de São Carlos, da Universidade de São Paulo. Esse protótipo foi capaz de oferecer speedups muito próximos do ideal, a partir de programas que possuem grande grau de paralelismo, apresentando o grande potencial deste modelo - já bastante estudado no decorrer das últimas décadas - em oferecer desempenho superior ao de processadores sequenciais comerciais modernos.
id USP_ace3c10abb053088dc31c2a0ccb39d80
oai_identifier_str oai:teses.usp.br:tde-15042016-164225
network_acronym_str USP
network_name_str Biblioteca Digital de Teses e Dissertações da USP
repository_id_str 2721
spelling PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGAPIFLOW- project, simulation and implementation of a dataflow prototype in FPGABluespecBluespecDataflowDataflowFPGAFPGAPIFLOWPIFLOWProtótipoPrototypeEsse trabalho tem por objetivo descrever o desenvolvimento e os atuais resultados do protótipo dataflow PIFLOW, um processador baseado no modelo de dataflow dinâmico, inspirado na Maquina Dataflow de Manchester e desenvolvido no Instituto de Física de São Carlos, da Universidade de São Paulo. Esse protótipo foi capaz de oferecer speedups muito próximos do ideal, a partir de programas que possuem grande grau de paralelismo, apresentando o grande potencial deste modelo - já bastante estudado no decorrer das últimas décadas - em oferecer desempenho superior ao de processadores sequenciais comerciais modernos.The aim of this work is to describe the development and the current results of the PIFLOW dataflow prototype, a processor based on the dynamic dataflow model of execution, inspired by the Manchester Dataflow Machine and developed in the Instituto de Física de São Carlos, Universidade de São Paulo. This prototype shows speedups very close to the ideal case, when executing programs with a high degree of parallelism, showing the dataflow model potential, which has been extensibly analysed in the last decades, to offer higher performance when compared to commercial modern sequential processors.Biblioteca Digitais de Teses e Dissertações da USPRuggiero, Carlos AntonioSilva Júnior, José Teixeira da2016-02-18info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttp://www.teses.usp.br/teses/disponiveis/76/76132/tde-15042016-164225/reponame:Biblioteca Digital de Teses e Dissertações da USPinstname:Universidade de São Paulo (USP)instacron:USPLiberar o conteúdo para acesso público.info:eu-repo/semantics/openAccesspor2017-09-04T21:06:17Zoai:teses.usp.br:tde-15042016-164225Biblioteca Digital de Teses e Dissertaçõeshttp://www.teses.usp.br/PUBhttp://www.teses.usp.br/cgi-bin/mtd2br.plvirginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.bropendoar:27212017-09-04T21:06:17Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)false
dc.title.none.fl_str_mv PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA
PIFLOW- project, simulation and implementation of a dataflow prototype in FPGA
title PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA
spellingShingle PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA
Silva Júnior, José Teixeira da
Bluespec
Bluespec
Dataflow
Dataflow
FPGA
FPGA
PIFLOW
PIFLOW
Protótipo
Prototype
title_short PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA
title_full PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA
title_fullStr PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA
title_full_unstemmed PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA
title_sort PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA
author Silva Júnior, José Teixeira da
author_facet Silva Júnior, José Teixeira da
author_role author
dc.contributor.none.fl_str_mv Ruggiero, Carlos Antonio
dc.contributor.author.fl_str_mv Silva Júnior, José Teixeira da
dc.subject.por.fl_str_mv Bluespec
Bluespec
Dataflow
Dataflow
FPGA
FPGA
PIFLOW
PIFLOW
Protótipo
Prototype
topic Bluespec
Bluespec
Dataflow
Dataflow
FPGA
FPGA
PIFLOW
PIFLOW
Protótipo
Prototype
description Esse trabalho tem por objetivo descrever o desenvolvimento e os atuais resultados do protótipo dataflow PIFLOW, um processador baseado no modelo de dataflow dinâmico, inspirado na Maquina Dataflow de Manchester e desenvolvido no Instituto de Física de São Carlos, da Universidade de São Paulo. Esse protótipo foi capaz de oferecer speedups muito próximos do ideal, a partir de programas que possuem grande grau de paralelismo, apresentando o grande potencial deste modelo - já bastante estudado no decorrer das últimas décadas - em oferecer desempenho superior ao de processadores sequenciais comerciais modernos.
publishDate 2016
dc.date.none.fl_str_mv 2016-02-18
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://www.teses.usp.br/teses/disponiveis/76/76132/tde-15042016-164225/
url http://www.teses.usp.br/teses/disponiveis/76/76132/tde-15042016-164225/
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv
dc.rights.driver.fl_str_mv Liberar o conteúdo para acesso público.
info:eu-repo/semantics/openAccess
rights_invalid_str_mv Liberar o conteúdo para acesso público.
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.coverage.none.fl_str_mv
dc.publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
dc.source.none.fl_str_mv
reponame:Biblioteca Digital de Teses e Dissertações da USP
instname:Universidade de São Paulo (USP)
instacron:USP
instname_str Universidade de São Paulo (USP)
instacron_str USP
institution USP
reponame_str Biblioteca Digital de Teses e Dissertações da USP
collection Biblioteca Digital de Teses e Dissertações da USP
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)
repository.mail.fl_str_mv virginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.br
_version_ 1815257018716389376