Arquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potência

Detalhes bibliográficos
Autor(a) principal: Fernandes, Anderson Luiz
Data de Publicação: 2016
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
Texto Completo: http://repositorio.utfpr.edu.br/jspui/handle/1/1785
Resumo: A presença de cargas não-lineares em um ponto do sistema de distribuição pode deformar a forma de onda de tensão devido ao consumo de correntes não senoidais. O uso de filtros ativos de potência permite uma redução significativa do conteúdo harmônico da corrente de alimentação. Entretanto, as estruturas digitais de controle para estes filtros, particularmente o cálculo das correntes de referência, pode necessitar de processamento de alto desempenho. Neste trabalho se propõe o desenvolvimento de estruturas de controle com alto desempenho de processamento, para aplicação em filtros ativos de potência. Neste sentido, é considerada uma arquitetura que permite processamento paralelo utilizando dispositivos lógicos programáveis. A estrutura desenvolvida utiliza um modelo híbrido com um DSP e uma FPGA. O DSP é utilizado para aquisição de sinais de tensão e corrente, controladores adicionais relacionados a fundamental e acionamento PWM. A FPGA é utilizada para o processamento intensivo do sinal de compensação de harmônicas. Desta forma, através da análise experimental são obtidas reduções significativas nos tempos de processamento comparadas as abordagens tradicionais utilizando somente DSP. Os resultados experimentais validam a estrutura projetada e são comparados com outras arquiteturas relatadas na literatura.
id UTFPR-12_230ffb2634102c43598069143fc1def8
oai_identifier_str oai:repositorio.utfpr.edu.br:1/1785
network_acronym_str UTFPR-12
network_name_str Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
repository_id_str
spelling 2016-10-24T17:15:10Z2016-10-24T17:15:10Z2016-08-18FERNANDES, Anderson Luiz. Arquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potência. 2016. 95 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Tecnológica Federal do Paraná, Pato Branco, 2016.http://repositorio.utfpr.edu.br/jspui/handle/1/1785A presença de cargas não-lineares em um ponto do sistema de distribuição pode deformar a forma de onda de tensão devido ao consumo de correntes não senoidais. O uso de filtros ativos de potência permite uma redução significativa do conteúdo harmônico da corrente de alimentação. Entretanto, as estruturas digitais de controle para estes filtros, particularmente o cálculo das correntes de referência, pode necessitar de processamento de alto desempenho. Neste trabalho se propõe o desenvolvimento de estruturas de controle com alto desempenho de processamento, para aplicação em filtros ativos de potência. Neste sentido, é considerada uma arquitetura que permite processamento paralelo utilizando dispositivos lógicos programáveis. A estrutura desenvolvida utiliza um modelo híbrido com um DSP e uma FPGA. O DSP é utilizado para aquisição de sinais de tensão e corrente, controladores adicionais relacionados a fundamental e acionamento PWM. A FPGA é utilizada para o processamento intensivo do sinal de compensação de harmônicas. Desta forma, através da análise experimental são obtidas reduções significativas nos tempos de processamento comparadas as abordagens tradicionais utilizando somente DSP. Os resultados experimentais validam a estrutura projetada e são comparados com outras arquiteturas relatadas na literatura.The presence of non-linear loads at a point in the distribution system may deform voltage waveform due to the consumption of non-sinusoidal currents. The use of active power filters allows significant reduction of the harmonic content in the supply current. However, the processing of digital control structures for these filters may require high performance hardware, particularly for reference currents calculation. This work describes the development of hardware structures with high processing capability for application in active power filters. In this sense, it considers an architecture that allows parallel processing using programmable logic devices. The developed structure uses a hybrid model using a DSP and an FPGA. The DSP is used for the acquisition of current and voltage signals, calculation of fundamental current related controllers and PWM generation. The FPGA is used for intensive signal processing, such as the harmonic compensators. In this way, from the experimental analysis, significant reductions of the processing time are achieved when compared to traditional approaches using only DSP. The experimental results validate the designed structure and these results are compared with other ones from architectures reported in the literature.porUniversidade Tecnológica Federal do ParanáPato BrancoPrograma de Pós-Graduação em Engenharia ElétricaUTFPRBrasilCNPQ::ENGENHARIAS::ENGENHARIA ELETRICAProcessamento paralelo (Computadores)Processamento de sinaisFiltros elétricos ativosArranjos de lógica programável em campoParallel processing (Electronic computer)Signal processingElectric filters, ActiveField programmable gate arraysArquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potênciaHybrid architecture with DSP and FPGA for control implementation in active power filtersinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisPato BrancoCarati, Emerson Giovanihttp://lattes.cnpq.br/8681744957229767Favarim, Fábiohttp://lattes.cnpq.br/4127225140175485Carati, Emerson GiovaniFavarim, FábioCosta, Jean Patric daBecker, Leandro Busshttp://lattes.cnpq.br/7650057632605583Fernandes, Anderson Luizinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))instname:Universidade Tecnológica Federal do Paraná (UTFPR)instacron:UTFPRTHUMBNAILPB_PPGEE_M_Fernandes, Anderson Luiz_2016.pdf.jpgPB_PPGEE_M_Fernandes, Anderson Luiz_2016.pdf.jpgGenerated Thumbnailimage/jpeg1344http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/1785/4/PB_PPGEE_M_Fernandes%2c%20Anderson%20Luiz_2016.pdf.jpg24250af3c7ce3f4b70b67b6b1d047ae3MD54TEXTPB_PPGEE_M_Fernandes, Anderson Luiz_2016.pdf.txtPB_PPGEE_M_Fernandes, Anderson Luiz_2016.pdf.txtExtracted texttext/plain174549http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/1785/3/PB_PPGEE_M_Fernandes%2c%20Anderson%20Luiz_2016.pdf.txtde9bd2eb17b70a52bd2aae912a0cfc47MD53ORIGINALPB_PPGEE_M_Fernandes, Anderson Luiz_2016.pdfPB_PPGEE_M_Fernandes, Anderson Luiz_2016.pdfapplication/pdf4273609http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/1785/1/PB_PPGEE_M_Fernandes%2c%20Anderson%20Luiz_2016.pdf4de35d7818910a4ccf748cd66a071ba2MD51LICENSElicense.txtlicense.txttext/plain; charset=utf-81290http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/1785/2/license.txtb9d82215ab23456fa2d8b49c5df1b95bMD521/17852016-10-25 03:00:25.737oai:repositorio.utfpr.edu.br:1/1785TmEgcXVhbGlkYWRlIGRlIHRpdHVsYXIgZG9zIGRpcmVpdG9zIGRlIGF1dG9yIGRhIHB1YmxpY2HDp8OjbywgYXV0b3Jpem8gYSBVVEZQUiBhIHZlaWN1bGFyLCAKYXRyYXbDqXMgZG8gUG9ydGFsIGRlIEluZm9ybWHDp8OjbyBlbSBBY2Vzc28gQWJlcnRvIChQSUFBKSBlIGRvcyBDYXTDoWxvZ29zIGRhcyBCaWJsaW90ZWNhcyAKZGVzdGEgSW5zdGl0dWnDp8Ojbywgc2VtIHJlc3NhcmNpbWVudG8gZG9zIGRpcmVpdG9zIGF1dG9yYWlzLCBkZSBhY29yZG8gY29tIGEgTGVpIG5vIDkuNjEwLzk4LCAKbyB0ZXh0byBkZXN0YSBvYnJhLCBvYnNlcnZhbmRvIGFzIGNvbmRpw6fDtWVzIGRlIGRpc3BvbmliaWxpemHDp8OjbyByZWdpc3RyYWRhcyBubyBpdGVtIDQgZG8gCuKAnFRlcm1vIGRlIEF1dG9yaXphw6fDo28gcGFyYSBQdWJsaWNhw6fDo28gZGUgVHJhYmFsaG9zIGRlIENvbmNsdXPDo28gZGUgQ3Vyc28gZGUgR3JhZHVhw6fDo28gZSAKRXNwZWNpYWxpemHDp8OjbywgRGlzc2VydGHDp8O1ZXMgZSBUZXNlcyBubyBQb3J0YWwgZGUgSW5mb3JtYcOnw6NvIGUgbm9zIENhdMOhbG9nb3MgRWxldHLDtG5pY29zIGRvIApTaXN0ZW1hIGRlIEJpYmxpb3RlY2FzIGRhIFVURlBS4oCdLCBwYXJhIGZpbnMgZGUgbGVpdHVyYSwgaW1wcmVzc8OjbyBlL291IGRvd25sb2FkLCB2aXNhbmRvIGEgCmRpdnVsZ2HDp8OjbyBkYSBwcm9kdcOnw6NvIGNpZW50w61maWNhIGJyYXNpbGVpcmEuCgogIEFzIHZpYXMgb3JpZ2luYWlzIGUgYXNzaW5hZGFzIHBlbG8ocykgYXV0b3IoZXMpIGRvIOKAnFRlcm1vIGRlIEF1dG9yaXphw6fDo28gcGFyYSBQdWJsaWNhw6fDo28gZGUgClRyYWJhbGhvcyBkZSBDb25jbHVzw6NvIGRlIEN1cnNvIGRlIEdyYWR1YcOnw6NvIGUgRXNwZWNpYWxpemHDp8OjbywgRGlzc2VydGHDp8O1ZXMgZSBUZXNlcyBubyBQb3J0YWwgCmRlIEluZm9ybWHDp8OjbyBlIG5vcyBDYXTDoWxvZ29zIEVsZXRyw7RuaWNvcyBkbyBTaXN0ZW1hIGRlIEJpYmxpb3RlY2FzIGRhIFVURlBS4oCdIGUgZGEg4oCcRGVjbGFyYcOnw6NvIApkZSBBdXRvcmlh4oCdIGVuY29udHJhbS1zZSBhcnF1aXZhZGFzIG5hIEJpYmxpb3RlY2EgZG8gQ8OibXB1cyBubyBxdWFsIG8gdHJhYmFsaG8gZm9pIGRlZmVuZGlkby4gCk5vIGNhc28gZGUgcHVibGljYcOnw7VlcyBkZSBhdXRvcmlhIGNvbGV0aXZhIGUgbXVsdGljw6JtcHVzLCBvcyBkb2N1bWVudG9zIGZpY2Fyw6NvIHNvYiBndWFyZGEgZGEgCkJpYmxpb3RlY2EgY29tIGEgcXVhbCBvIOKAnHByaW1laXJvIGF1dG9y4oCdIHBvc3N1YSB2w61uY3Vsby4KRepositório de PublicaçõesPUBhttp://repositorio.utfpr.edu.br:8080/oai/requestopendoar:2016-10-25T05:00:25Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT)) - Universidade Tecnológica Federal do Paraná (UTFPR)false
dc.title.pt_BR.fl_str_mv Arquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potência
dc.title.alternative.pt_BR.fl_str_mv Hybrid architecture with DSP and FPGA for control implementation in active power filters
title Arquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potência
spellingShingle Arquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potência
Fernandes, Anderson Luiz
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
Processamento paralelo (Computadores)
Processamento de sinais
Filtros elétricos ativos
Arranjos de lógica programável em campo
Parallel processing (Electronic computer)
Signal processing
Electric filters, Active
Field programmable gate arrays
title_short Arquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potência
title_full Arquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potência
title_fullStr Arquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potência
title_full_unstemmed Arquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potência
title_sort Arquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potência
author Fernandes, Anderson Luiz
author_facet Fernandes, Anderson Luiz
author_role author
dc.contributor.advisor1.fl_str_mv Carati, Emerson Giovani
dc.contributor.advisor1Lattes.fl_str_mv http://lattes.cnpq.br/8681744957229767
dc.contributor.advisor-co1.fl_str_mv Favarim, Fábio
dc.contributor.advisor-co1Lattes.fl_str_mv http://lattes.cnpq.br/4127225140175485
dc.contributor.referee1.fl_str_mv Carati, Emerson Giovani
dc.contributor.referee2.fl_str_mv Favarim, Fábio
dc.contributor.referee3.fl_str_mv Costa, Jean Patric da
dc.contributor.referee4.fl_str_mv Becker, Leandro Buss
dc.contributor.authorLattes.fl_str_mv http://lattes.cnpq.br/7650057632605583
dc.contributor.author.fl_str_mv Fernandes, Anderson Luiz
contributor_str_mv Carati, Emerson Giovani
Favarim, Fábio
Carati, Emerson Giovani
Favarim, Fábio
Costa, Jean Patric da
Becker, Leandro Buss
dc.subject.cnpq.fl_str_mv CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
topic CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
Processamento paralelo (Computadores)
Processamento de sinais
Filtros elétricos ativos
Arranjos de lógica programável em campo
Parallel processing (Electronic computer)
Signal processing
Electric filters, Active
Field programmable gate arrays
dc.subject.por.fl_str_mv Processamento paralelo (Computadores)
Processamento de sinais
Filtros elétricos ativos
Arranjos de lógica programável em campo
Parallel processing (Electronic computer)
Signal processing
Electric filters, Active
Field programmable gate arrays
description A presença de cargas não-lineares em um ponto do sistema de distribuição pode deformar a forma de onda de tensão devido ao consumo de correntes não senoidais. O uso de filtros ativos de potência permite uma redução significativa do conteúdo harmônico da corrente de alimentação. Entretanto, as estruturas digitais de controle para estes filtros, particularmente o cálculo das correntes de referência, pode necessitar de processamento de alto desempenho. Neste trabalho se propõe o desenvolvimento de estruturas de controle com alto desempenho de processamento, para aplicação em filtros ativos de potência. Neste sentido, é considerada uma arquitetura que permite processamento paralelo utilizando dispositivos lógicos programáveis. A estrutura desenvolvida utiliza um modelo híbrido com um DSP e uma FPGA. O DSP é utilizado para aquisição de sinais de tensão e corrente, controladores adicionais relacionados a fundamental e acionamento PWM. A FPGA é utilizada para o processamento intensivo do sinal de compensação de harmônicas. Desta forma, através da análise experimental são obtidas reduções significativas nos tempos de processamento comparadas as abordagens tradicionais utilizando somente DSP. Os resultados experimentais validam a estrutura projetada e são comparados com outras arquiteturas relatadas na literatura.
publishDate 2016
dc.date.accessioned.fl_str_mv 2016-10-24T17:15:10Z
dc.date.available.fl_str_mv 2016-10-24T17:15:10Z
dc.date.issued.fl_str_mv 2016-08-18
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv FERNANDES, Anderson Luiz. Arquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potência. 2016. 95 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Tecnológica Federal do Paraná, Pato Branco, 2016.
dc.identifier.uri.fl_str_mv http://repositorio.utfpr.edu.br/jspui/handle/1/1785
identifier_str_mv FERNANDES, Anderson Luiz. Arquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potência. 2016. 95 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Tecnológica Federal do Paraná, Pato Branco, 2016.
url http://repositorio.utfpr.edu.br/jspui/handle/1/1785
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Universidade Tecnológica Federal do Paraná
Pato Branco
dc.publisher.program.fl_str_mv Programa de Pós-Graduação em Engenharia Elétrica
dc.publisher.initials.fl_str_mv UTFPR
dc.publisher.country.fl_str_mv Brasil
publisher.none.fl_str_mv Universidade Tecnológica Federal do Paraná
Pato Branco
dc.source.none.fl_str_mv reponame:Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
instname:Universidade Tecnológica Federal do Paraná (UTFPR)
instacron:UTFPR
instname_str Universidade Tecnológica Federal do Paraná (UTFPR)
instacron_str UTFPR
institution UTFPR
reponame_str Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
collection Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
bitstream.url.fl_str_mv http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/1785/4/PB_PPGEE_M_Fernandes%2c%20Anderson%20Luiz_2016.pdf.jpg
http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/1785/3/PB_PPGEE_M_Fernandes%2c%20Anderson%20Luiz_2016.pdf.txt
http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/1785/1/PB_PPGEE_M_Fernandes%2c%20Anderson%20Luiz_2016.pdf
http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/1785/2/license.txt
bitstream.checksum.fl_str_mv 24250af3c7ce3f4b70b67b6b1d047ae3
de9bd2eb17b70a52bd2aae912a0cfc47
4de35d7818910a4ccf748cd66a071ba2
b9d82215ab23456fa2d8b49c5df1b95b
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
MD5
repository.name.fl_str_mv Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT)) - Universidade Tecnológica Federal do Paraná (UTFPR)
repository.mail.fl_str_mv
_version_ 1805922957219856384