Implementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOC

Detalhes bibliográficos
Autor(a) principal: Bertelli, Cezar
Data de Publicação: 2020
Tipo de documento: Trabalho de conclusão de curso
Idioma: por
Título da fonte: Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
Texto Completo: http://repositorio.utfpr.edu.br/jspui/handle/1/26083
Resumo: Com o crescente aumento do mercado relacionado às tecnologias autônomas, a área de processamento de imagens destaca-se como uma ferramenta no fomento dessas tecnologias, trazendo opções de automação em tempo real e análises de ambiente, sendo, portanto, um dos catalizadores da evolução de diversas aplicações nessa área. O projeto em questão, tem como finalidade demonstrar a implementação do barramento de comunicação Lightweight HPS-FPGA na placa de desenvolvimento DE10Nano e, a partir do mesmo, criar um processamento de imagens simplificado com os dados recebidos e exibi-los pela saída HDMI.
id UTFPR-12_d394da71725de6501cfe7afed0fe74b6
oai_identifier_str oai:repositorio.utfpr.edu.br:1/26083
network_acronym_str UTFPR-12
network_name_str Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
repository_id_str
spelling 2021-09-30T17:55:13Z2021-09-30T17:55:13Z2020-12-04BERTELLI, Cezar. Implementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOC. 2020. Trabalho de Conclusão de Curso (Bacharelado em Engenharia Eletrônica) - Universidade Tecnológica Federal do Paraná, Campo Mourão, 2020.http://repositorio.utfpr.edu.br/jspui/handle/1/26083Com o crescente aumento do mercado relacionado às tecnologias autônomas, a área de processamento de imagens destaca-se como uma ferramenta no fomento dessas tecnologias, trazendo opções de automação em tempo real e análises de ambiente, sendo, portanto, um dos catalizadores da evolução de diversas aplicações nessa área. O projeto em questão, tem como finalidade demonstrar a implementação do barramento de comunicação Lightweight HPS-FPGA na placa de desenvolvimento DE10Nano e, a partir do mesmo, criar um processamento de imagens simplificado com os dados recebidos e exibi-los pela saída HDMI.With the growth of the market related to autonomous technologies, an area of image processing stands out as a tool for promoting technologies, bringing options for real-time automation and environmental analysis, thus being one of the catalysts for the evolution of several applications in this area . field. area. The project in question has to demonstrate the implementation of the Lightweight HPS-FPGA communication bus and, from there, create a simplified image processing with the received data and display it via HDMI output.porUniversidade Tecnológica Federal do ParanáCampo MouraoEngenharia EletrônicaUTFPRBrasilDepartamento Acadêmico de EletrônicaCNPQ::ENGENHARIAS::ENGENHARIA ELETRICAProcessamento de imagensArranjos de lógica programável em campoEletrônica digitalImage processingField programmable gate arraysDigital electronicsImplementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOCImplementation of the HPS-FPGA bridge for digital image processing on the SOC plataforminfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisCampo MourãoCunha, Marcio Rodrigues daBertogna, Eduardo GiomettiGarcia, Lucas RickenCunha, Marcio Rodrigues daBertelli, Cezarinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))instname:Universidade Tecnológica Federal do Paraná (UTFPR)instacron:UTFPRORIGINALhpsfpgaprocessamentodigitalimagens.pdfhpsfpgaprocessamentodigitalimagens.pdfapplication/pdf1602016http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/26083/1/hpsfpgaprocessamentodigitalimagens.pdf948247ad64c17ccd63554ebf8e445b7aMD51LICENSElicense.txtlicense.txttext/plain; charset=utf-81290http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/26083/2/license.txtb9d82215ab23456fa2d8b49c5df1b95bMD52TEXThpsfpgaprocessamentodigitalimagens.pdf.txthpsfpgaprocessamentodigitalimagens.pdf.txtExtracted texttext/plain74254http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/26083/3/hpsfpgaprocessamentodigitalimagens.pdf.txt02ca1cbdc1936ecff6122e073069752fMD53THUMBNAILhpsfpgaprocessamentodigitalimagens.pdf.jpghpsfpgaprocessamentodigitalimagens.pdf.jpgGenerated Thumbnailimage/jpeg1254http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/26083/4/hpsfpgaprocessamentodigitalimagens.pdf.jpg32cb26af1fefb4056a1f887fb98a6d47MD541/260832021-10-01 03:05:43.461oai:repositorio.utfpr.edu.br:1/26083TmEgcXVhbGlkYWRlIGRlIHRpdHVsYXIgZG9zIGRpcmVpdG9zIGRlIGF1dG9yIGRhIHB1YmxpY2HDp8OjbywgYXV0b3Jpem8gYSBVVEZQUiBhIHZlaWN1bGFyLCAKYXRyYXbDqXMgZG8gUG9ydGFsIGRlIEluZm9ybWHDp8OjbyBlbSBBY2Vzc28gQWJlcnRvIChQSUFBKSBlIGRvcyBDYXTDoWxvZ29zIGRhcyBCaWJsaW90ZWNhcyAKZGVzdGEgSW5zdGl0dWnDp8Ojbywgc2VtIHJlc3NhcmNpbWVudG8gZG9zIGRpcmVpdG9zIGF1dG9yYWlzLCBkZSBhY29yZG8gY29tIGEgTGVpIG5vIDkuNjEwLzk4LCAKbyB0ZXh0byBkZXN0YSBvYnJhLCBvYnNlcnZhbmRvIGFzIGNvbmRpw6fDtWVzIGRlIGRpc3BvbmliaWxpemHDp8OjbyByZWdpc3RyYWRhcyBubyBpdGVtIDQgZG8gCuKAnFRlcm1vIGRlIEF1dG9yaXphw6fDo28gcGFyYSBQdWJsaWNhw6fDo28gZGUgVHJhYmFsaG9zIGRlIENvbmNsdXPDo28gZGUgQ3Vyc28gZGUgR3JhZHVhw6fDo28gZSAKRXNwZWNpYWxpemHDp8OjbywgRGlzc2VydGHDp8O1ZXMgZSBUZXNlcyBubyBQb3J0YWwgZGUgSW5mb3JtYcOnw6NvIGUgbm9zIENhdMOhbG9nb3MgRWxldHLDtG5pY29zIGRvIApTaXN0ZW1hIGRlIEJpYmxpb3RlY2FzIGRhIFVURlBS4oCdLCBwYXJhIGZpbnMgZGUgbGVpdHVyYSwgaW1wcmVzc8OjbyBlL291IGRvd25sb2FkLCB2aXNhbmRvIGEgCmRpdnVsZ2HDp8OjbyBkYSBwcm9kdcOnw6NvIGNpZW50w61maWNhIGJyYXNpbGVpcmEuCgogIEFzIHZpYXMgb3JpZ2luYWlzIGUgYXNzaW5hZGFzIHBlbG8ocykgYXV0b3IoZXMpIGRvIOKAnFRlcm1vIGRlIEF1dG9yaXphw6fDo28gcGFyYSBQdWJsaWNhw6fDo28gZGUgClRyYWJhbGhvcyBkZSBDb25jbHVzw6NvIGRlIEN1cnNvIGRlIEdyYWR1YcOnw6NvIGUgRXNwZWNpYWxpemHDp8OjbywgRGlzc2VydGHDp8O1ZXMgZSBUZXNlcyBubyBQb3J0YWwgCmRlIEluZm9ybWHDp8OjbyBlIG5vcyBDYXTDoWxvZ29zIEVsZXRyw7RuaWNvcyBkbyBTaXN0ZW1hIGRlIEJpYmxpb3RlY2FzIGRhIFVURlBS4oCdIGUgZGEg4oCcRGVjbGFyYcOnw6NvIApkZSBBdXRvcmlh4oCdIGVuY29udHJhbS1zZSBhcnF1aXZhZGFzIG5hIEJpYmxpb3RlY2EgZG8gQ8OibXB1cyBubyBxdWFsIG8gdHJhYmFsaG8gZm9pIGRlZmVuZGlkby4gCk5vIGNhc28gZGUgcHVibGljYcOnw7VlcyBkZSBhdXRvcmlhIGNvbGV0aXZhIGUgbXVsdGljw6JtcHVzLCBvcyBkb2N1bWVudG9zIGZpY2Fyw6NvIHNvYiBndWFyZGEgZGEgCkJpYmxpb3RlY2EgY29tIGEgcXVhbCBvIOKAnHByaW1laXJvIGF1dG9y4oCdIHBvc3N1YSB2w61uY3Vsby4KRepositório de PublicaçõesPUBhttp://repositorio.utfpr.edu.br:8080/oai/requestopendoar:2021-10-01T06:05:43Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT)) - Universidade Tecnológica Federal do Paraná (UTFPR)false
dc.title.pt_BR.fl_str_mv Implementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOC
dc.title.alternative.pt_BR.fl_str_mv Implementation of the HPS-FPGA bridge for digital image processing on the SOC plataform
title Implementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOC
spellingShingle Implementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOC
Bertelli, Cezar
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
Processamento de imagens
Arranjos de lógica programável em campo
Eletrônica digital
Image processing
Field programmable gate arrays
Digital electronics
title_short Implementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOC
title_full Implementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOC
title_fullStr Implementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOC
title_full_unstemmed Implementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOC
title_sort Implementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOC
author Bertelli, Cezar
author_facet Bertelli, Cezar
author_role author
dc.contributor.advisor1.fl_str_mv Cunha, Marcio Rodrigues da
dc.contributor.referee1.fl_str_mv Bertogna, Eduardo Giometti
dc.contributor.referee2.fl_str_mv Garcia, Lucas Ricken
dc.contributor.referee3.fl_str_mv Cunha, Marcio Rodrigues da
dc.contributor.author.fl_str_mv Bertelli, Cezar
contributor_str_mv Cunha, Marcio Rodrigues da
Bertogna, Eduardo Giometti
Garcia, Lucas Ricken
Cunha, Marcio Rodrigues da
dc.subject.cnpq.fl_str_mv CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
topic CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
Processamento de imagens
Arranjos de lógica programável em campo
Eletrônica digital
Image processing
Field programmable gate arrays
Digital electronics
dc.subject.por.fl_str_mv Processamento de imagens
Arranjos de lógica programável em campo
Eletrônica digital
Image processing
Field programmable gate arrays
Digital electronics
description Com o crescente aumento do mercado relacionado às tecnologias autônomas, a área de processamento de imagens destaca-se como uma ferramenta no fomento dessas tecnologias, trazendo opções de automação em tempo real e análises de ambiente, sendo, portanto, um dos catalizadores da evolução de diversas aplicações nessa área. O projeto em questão, tem como finalidade demonstrar a implementação do barramento de comunicação Lightweight HPS-FPGA na placa de desenvolvimento DE10Nano e, a partir do mesmo, criar um processamento de imagens simplificado com os dados recebidos e exibi-los pela saída HDMI.
publishDate 2020
dc.date.issued.fl_str_mv 2020-12-04
dc.date.accessioned.fl_str_mv 2021-09-30T17:55:13Z
dc.date.available.fl_str_mv 2021-09-30T17:55:13Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv BERTELLI, Cezar. Implementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOC. 2020. Trabalho de Conclusão de Curso (Bacharelado em Engenharia Eletrônica) - Universidade Tecnológica Federal do Paraná, Campo Mourão, 2020.
dc.identifier.uri.fl_str_mv http://repositorio.utfpr.edu.br/jspui/handle/1/26083
identifier_str_mv BERTELLI, Cezar. Implementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOC. 2020. Trabalho de Conclusão de Curso (Bacharelado em Engenharia Eletrônica) - Universidade Tecnológica Federal do Paraná, Campo Mourão, 2020.
url http://repositorio.utfpr.edu.br/jspui/handle/1/26083
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Universidade Tecnológica Federal do Paraná
Campo Mourao
dc.publisher.program.fl_str_mv Engenharia Eletrônica
dc.publisher.initials.fl_str_mv UTFPR
dc.publisher.country.fl_str_mv Brasil
dc.publisher.department.fl_str_mv Departamento Acadêmico de Eletrônica
publisher.none.fl_str_mv Universidade Tecnológica Federal do Paraná
Campo Mourao
dc.source.none.fl_str_mv reponame:Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
instname:Universidade Tecnológica Federal do Paraná (UTFPR)
instacron:UTFPR
instname_str Universidade Tecnológica Federal do Paraná (UTFPR)
instacron_str UTFPR
institution UTFPR
reponame_str Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
collection Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
bitstream.url.fl_str_mv http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/26083/1/hpsfpgaprocessamentodigitalimagens.pdf
http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/26083/2/license.txt
http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/26083/3/hpsfpgaprocessamentodigitalimagens.pdf.txt
http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/26083/4/hpsfpgaprocessamentodigitalimagens.pdf.jpg
bitstream.checksum.fl_str_mv 948247ad64c17ccd63554ebf8e445b7a
b9d82215ab23456fa2d8b49c5df1b95b
02ca1cbdc1936ecff6122e073069752f
32cb26af1fefb4056a1f887fb98a6d47
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
MD5
repository.name.fl_str_mv Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT)) - Universidade Tecnológica Federal do Paraná (UTFPR)
repository.mail.fl_str_mv
_version_ 1805923144715730944