Simulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potência
Autor(a) principal: | |
---|---|
Data de Publicação: | 2019 |
Tipo de documento: | Tese |
Título da fonte: | Portal de Dados Abertos da CAPES |
Texto Completo: | https://sucupira.capes.gov.br/sucupira/public/consultas/coleta/trabalhoConclusao/viewTrabalhoConclusao.jsf?popup=true&id_trabalho=8022387 |
id |
BRCRIS_2bc1948a3882c03d2187a9d97b85b79d |
---|---|
network_acronym_str |
CAPES |
network_name_str |
Portal de Dados Abertos da CAPES |
dc.title.pt-BR.fl_str_mv |
Simulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potência |
title |
Simulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potência |
spellingShingle |
Simulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potência bancada hardware-in-the-loop FPGA Oscar Antonio Solano Rueda |
title_short |
Simulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potência |
title_full |
Simulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potência |
title_fullStr |
Simulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potência Simulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potência |
title_full_unstemmed |
Simulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potência Simulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potência |
title_sort |
Simulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potência |
topic |
bancada hardware-in-the-loop FPGA |
publishDate |
2019 |
format |
doctoralThesis |
url |
https://sucupira.capes.gov.br/sucupira/public/consultas/coleta/trabalhoConclusao/viewTrabalhoConclusao.jsf?popup=true&id_trabalho=8022387 |
author_role |
author |
author |
Oscar Antonio Solano Rueda |
author_facet |
Oscar Antonio Solano Rueda |
dc.contributor.authorLattes.fl_str_mv |
http://lattes.cnpq.br/5198132538070831 |
dc.publisher.none.fl_str_mv |
UNIVERSIDADE FEDERAL DO RIO DE JANEIRO |
publisher.none.fl_str_mv |
UNIVERSIDADE FEDERAL DO RIO DE JANEIRO |
instname_str |
UNIVERSIDADE FEDERAL DO RIO DE JANEIRO |
dc.publisher.program.fl_str_mv |
ENGENHARIA ELÉTRICA |
dc.description.course.none.fl_txt_mv |
ENGENHARIA ELÉTRICA |
reponame_str |
Portal de Dados Abertos da CAPES |
collection |
Portal de Dados Abertos da CAPES |
spelling |
CAPESPortal de Dados Abertos da CAPESSimulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potênciaSimulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potênciaSimulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potênciaSimulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potênciaSimulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potênciaSimulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potênciaSimulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potênciabancada hardware-in-the-loop2019doctoralThesishttps://sucupira.capes.gov.br/sucupira/public/consultas/coleta/trabalhoConclusao/viewTrabalhoConclusao.jsf?popup=true&id_trabalho=8022387authorOscar Antonio Solano Ruedahttp://lattes.cnpq.br/5198132538070831UNIVERSIDADE FEDERAL DO RIO DE JANEIROUNIVERSIDADE FEDERAL DO RIO DE JANEIROUNIVERSIDADE FEDERAL DO RIO DE JANEIROENGENHARIA ELÉTRICAENGENHARIA ELÉTRICAPortal de Dados Abertos da CAPESPortal de Dados Abertos da CAPES |
identifier_str_mv |
Rueda, Oscar Antonio Solano. Simulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potência. 2019. Tese. |
dc.identifier.citation.fl_str_mv |
Rueda, Oscar Antonio Solano. Simulador em tempo-real baseado na integração de módulo FPGA e CPUs para avaliação de controladores embarcados de conversores eletrônicos de potência. 2019. Tese. |
_version_ |
1741887921399529472 |