Implementação em FPGA de compensadores de desvios para Conversor Analóico Digital Intercalado
Autor(a) principal: | |
---|---|
Data de Publicação: | 2016 |
Tipo de documento: | Dissertação |
Título da fonte: | Portal de Dados Abertos da CAPES |
Texto Completo: | https://sucupira.capes.gov.br/sucupira/public/consultas/coleta/trabalhoConclusao/viewTrabalhoConclusao.jsf?popup=true&id_trabalho=3763346 |
id |
BRCRIS_f06da761419a5c91cab99e2d476dc634 |
---|---|
network_acronym_str |
CAPES |
network_name_str |
Portal de Dados Abertos da CAPES |
dc.title.pt-BR.fl_str_mv |
Implementação em FPGA de compensadores de desvios para Conversor Analóico Digital Intercalado |
title |
Implementação em FPGA de compensadores de desvios para Conversor Analóico Digital Intercalado |
spellingShingle |
Implementação em FPGA de compensadores de desvios para Conversor Analóico Digital Intercalado fpga simulink modeling MAICON BRUNO HOFMANN |
title_short |
Implementação em FPGA de compensadores de desvios para Conversor Analóico Digital Intercalado |
title_full |
Implementação em FPGA de compensadores de desvios para Conversor Analóico Digital Intercalado |
title_fullStr |
Implementação em FPGA de compensadores de desvios para Conversor Analóico Digital Intercalado Implementação em FPGA de compensadores de desvios para Conversor Analóico Digital Intercalado |
title_full_unstemmed |
Implementação em FPGA de compensadores de desvios para Conversor Analóico Digital Intercalado Implementação em FPGA de compensadores de desvios para Conversor Analóico Digital Intercalado |
title_sort |
Implementação em FPGA de compensadores de desvios para Conversor Analóico Digital Intercalado |
topic |
fpga simulink modeling |
publishDate |
2016 |
format |
masterThesis |
url |
https://sucupira.capes.gov.br/sucupira/public/consultas/coleta/trabalhoConclusao/viewTrabalhoConclusao.jsf?popup=true&id_trabalho=3763346 |
author_role |
author |
author |
MAICON BRUNO HOFMANN |
author_facet |
MAICON BRUNO HOFMANN |
dc.contributor.authorLattes.fl_str_mv |
http://lattes.cnpq.br/9918844118405363 |
dc.contributor.advisor1.fl_str_mv |
ANDRE AUGUSTO MARIANO |
dc.publisher.none.fl_str_mv |
UNIVERSIDADE TECNOLÓGICA FEDERAL DO PARANÁ |
publisher.none.fl_str_mv |
UNIVERSIDADE TECNOLÓGICA FEDERAL DO PARANÁ |
instname_str |
UNIVERSIDADE TECNOLÓGICA FEDERAL DO PARANÁ |
dc.publisher.program.fl_str_mv |
ENGENHARIA ELÉTRICA E INFORMÁTICA INDUSTRIAL |
dc.description.course.none.fl_txt_mv |
ENGENHARIA ELÉTRICA E INFORMÁTICA INDUSTRIAL |
reponame_str |
Portal de Dados Abertos da CAPES |
collection |
Portal de Dados Abertos da CAPES |
spelling |
CAPESPortal de Dados Abertos da CAPESImplementação em FPGA de compensadores de desvios para Conversor Analóico Digital IntercaladoImplementação em FPGA de compensadores de desvios para Conversor Analóico Digital IntercaladoImplementação em FPGA de compensadores de desvios para Conversor Analóico Digital IntercaladoImplementação em FPGA de compensadores de desvios para Conversor Analóico Digital IntercaladoImplementação em FPGA de compensadores de desvios para Conversor Analóico Digital IntercaladoImplementação em FPGA de compensadores de desvios para Conversor Analóico Digital IntercaladoImplementação em FPGA de compensadores de desvios para Conversor Analóico Digital Intercaladofpga2016masterThesishttps://sucupira.capes.gov.br/sucupira/public/consultas/coleta/trabalhoConclusao/viewTrabalhoConclusao.jsf?popup=true&id_trabalho=3763346authorMAICON BRUNO HOFMANNhttp://lattes.cnpq.br/9918844118405363ANDRE AUGUSTO MARIANOUNIVERSIDADE TECNOLÓGICA FEDERAL DO PARANÁUNIVERSIDADE TECNOLÓGICA FEDERAL DO PARANÁUNIVERSIDADE TECNOLÓGICA FEDERAL DO PARANÁENGENHARIA ELÉTRICA E INFORMÁTICA INDUSTRIALENGENHARIA ELÉTRICA E INFORMÁTICA INDUSTRIALPortal de Dados Abertos da CAPESPortal de Dados Abertos da CAPES |
identifier_str_mv |
HOFMANN, MAICON BRUNO. Implementação em FPGA de compensadores de desvios para Conversor Analóico Digital Intercalado. 2016. Tese. |
dc.identifier.citation.fl_str_mv |
HOFMANN, MAICON BRUNO. Implementação em FPGA de compensadores de desvios para Conversor Analóico Digital Intercalado. 2016. Tese. |
_version_ |
1741890451223347200 |