Estudo de transistores SOI MOS de perfil trapezoidal através de simulação numérica tridimensional

Detalhes bibliográficos
Autor(a) principal: Martins, Luiz Gustavo Pereira
Data de Publicação: 2008
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da FEI
Texto Completo: https://repositorio.fei.edu.br/handle/FEI/398
Resumo: Os dispositivos SOI MOS de múltiplas portas estão entre os transistores não planares de melhor desempenho, uma vez que, ao possuir o canal envolvido por mais de uma porta é maior o controle sobre as cargas no interior do canal, minimizando os efeitos causados pela redução das dimensões (escalamento). No processo de fabricação destes dispositivos podem ocorrer variações geométricas que eventualmente influenciam seu funcionamento elétrico. Neste trabalho é apresentado um estudo das características elétricas de dispositivos de portas triplas, não planares, construídos sobre substratos SOI, quando submetidos a variações geométricas de inclinação das paredes laterais e da variação de concentração de dopantes na região ativa. Foi executada uma série de simulações numéricas tridimensionais com o intuito de levantar as curvas características de corrente versus tensão dos dispositivos. A partir das curvas resultantes, foram determinadas as tensões de limiar (VTh), inclinações de sublimiar (S),transcondutâncias (gm) e condutâncias de dreno (gd). Os resultados obtidos mostraram que tanto o ângulo de inclinação das paredes laterais, como a concentração de dopantes no silício influem diretamente no desempenho dos transistores. Além da análise dos parâmetros elétricos obtidos através de simulações numéricas, também é apresentada uma extensão do modelo analítico tradicional de corrente de dreno, aplicável diretamente a transistores de paredes inclinadas. Trata-se de uma expressão fechada da corrente em função do ângulo e da polarização, para a região de saturação. O modelo é verificado comparando-se sua saída com dados de simulação.
id FEI_1f1cd4f8e7de7c95ff49354fe26f348c
oai_identifier_str oai:repositorio.fei.edu.br:FEI/398
network_acronym_str FEI
network_name_str Biblioteca Digital de Teses e Dissertações da FEI
repository_id_str
spelling Martins, Luiz Gustavo PereiraGiacomini, R.2019-03-20T14:00:49Z2019-03-20T14:00:49Z2008MARTINS, Luiz Gustavo Pereira. <b> Estudo de transistores SOI MOS de perfil trapezoidal através de simulação numérica tridimensional. </b> 2008. 115 f. Dissertação (Mestrado em Engenharia Elétrica) - Centro Universitário da Fei, São Bernardo do Campo, 2008 Disponível em: <http://sofia.fei.edu.br/tede/tde_arquivos/1/TDE-2009-01-09T144524Z-21/Publico/Dissertacao%20Luiz%20Gustavo.pdf>. Acesso em: 9 jan. 2009.https://repositorio.fei.edu.br/handle/FEI/398Os dispositivos SOI MOS de múltiplas portas estão entre os transistores não planares de melhor desempenho, uma vez que, ao possuir o canal envolvido por mais de uma porta é maior o controle sobre as cargas no interior do canal, minimizando os efeitos causados pela redução das dimensões (escalamento). No processo de fabricação destes dispositivos podem ocorrer variações geométricas que eventualmente influenciam seu funcionamento elétrico. Neste trabalho é apresentado um estudo das características elétricas de dispositivos de portas triplas, não planares, construídos sobre substratos SOI, quando submetidos a variações geométricas de inclinação das paredes laterais e da variação de concentração de dopantes na região ativa. Foi executada uma série de simulações numéricas tridimensionais com o intuito de levantar as curvas características de corrente versus tensão dos dispositivos. A partir das curvas resultantes, foram determinadas as tensões de limiar (VTh), inclinações de sublimiar (S),transcondutâncias (gm) e condutâncias de dreno (gd). Os resultados obtidos mostraram que tanto o ângulo de inclinação das paredes laterais, como a concentração de dopantes no silício influem diretamente no desempenho dos transistores. Além da análise dos parâmetros elétricos obtidos através de simulações numéricas, também é apresentada uma extensão do modelo analítico tradicional de corrente de dreno, aplicável diretamente a transistores de paredes inclinadas. Trata-se de uma expressão fechada da corrente em função do ângulo e da polarização, para a região de saturação. O modelo é verificado comparando-se sua saída com dados de simulação.The Multiple-gates SOI devices are high performance non-planar transistors. The inversion and depletion charge control is improved because more than one gate surrounds the channel, minimizing the effects caused by scalling. Some geometrical variations that may affect their electric behavior can occur during the manufacturing process. This work presents a three-dimensional numeric simulation study of SOI non-planar triple-gate devices, considering variations on sidewall inclination angles and doping concentrations. In order to evaluate the voltage-current characteristics, a set of three-dimensional simulations was run. The threshold voltages (VTh), subthreshold slopes (S), transconductances (gm) and drain conductances (gd) were calculated. The obtained results show that both sidewall inclination and doping concentrations have influence on the transistors performance. It s also presented an extension of the traditional analytical drain current model, directly applicable on inclined sidewalls transistors. It is a restricted expression of the current in function of the inclination angle and the saturation region bias. The model is verified comparing its exit with numeric simulation.porpt_BRCentro Universitário da FEI, São Bernardo do CampoTransistoresEstudo de transistores SOI MOS de perfil trapezoidal através de simulação numérica tridimensionalinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisreponame:Biblioteca Digital de Teses e Dissertações da FEIinstname:Centro Universitário da Fundação Educacional Inaciana (FEI)instacron:FEIinfo:eu-repo/semantics/openAccessORIGINALfulltext.pdfapplication/pdf9717785https://repositorio.fei.edu.br/bitstream/FEI/398/1/fulltext.pdf229a422fa01db41c3562558ee9f128c3MD51TEXTfulltext.pdf.txtfulltext.pdf.txtExtracted texttext/plain181678https://repositorio.fei.edu.br/bitstream/FEI/398/2/fulltext.pdf.txt99a1090de2ab147b35d0b0ebdfa7efcfMD52THUMBNAILfulltext.pdf.jpgfulltext.pdf.jpgGenerated Thumbnailimage/jpeg1203https://repositorio.fei.edu.br/bitstream/FEI/398/3/fulltext.pdf.jpgf33ec86fd12fdec3e0feb2c049d0bd04MD53FEI/3982019-05-07 13:48:44.925Biblioteca Digital de Teses e Dissertaçõeshttp://sofia.fei.edu.br/pergamum/biblioteca/PRI
dc.title.pt_BR.fl_str_mv Estudo de transistores SOI MOS de perfil trapezoidal através de simulação numérica tridimensional
title Estudo de transistores SOI MOS de perfil trapezoidal através de simulação numérica tridimensional
spellingShingle Estudo de transistores SOI MOS de perfil trapezoidal através de simulação numérica tridimensional
Martins, Luiz Gustavo Pereira
Transistores
title_short Estudo de transistores SOI MOS de perfil trapezoidal através de simulação numérica tridimensional
title_full Estudo de transistores SOI MOS de perfil trapezoidal através de simulação numérica tridimensional
title_fullStr Estudo de transistores SOI MOS de perfil trapezoidal através de simulação numérica tridimensional
title_full_unstemmed Estudo de transistores SOI MOS de perfil trapezoidal através de simulação numérica tridimensional
title_sort Estudo de transistores SOI MOS de perfil trapezoidal através de simulação numérica tridimensional
author Martins, Luiz Gustavo Pereira
author_facet Martins, Luiz Gustavo Pereira
author_role author
dc.contributor.author.fl_str_mv Martins, Luiz Gustavo Pereira
dc.contributor.advisor1.fl_str_mv Giacomini, R.
contributor_str_mv Giacomini, R.
dc.subject.por.fl_str_mv Transistores
topic Transistores
description Os dispositivos SOI MOS de múltiplas portas estão entre os transistores não planares de melhor desempenho, uma vez que, ao possuir o canal envolvido por mais de uma porta é maior o controle sobre as cargas no interior do canal, minimizando os efeitos causados pela redução das dimensões (escalamento). No processo de fabricação destes dispositivos podem ocorrer variações geométricas que eventualmente influenciam seu funcionamento elétrico. Neste trabalho é apresentado um estudo das características elétricas de dispositivos de portas triplas, não planares, construídos sobre substratos SOI, quando submetidos a variações geométricas de inclinação das paredes laterais e da variação de concentração de dopantes na região ativa. Foi executada uma série de simulações numéricas tridimensionais com o intuito de levantar as curvas características de corrente versus tensão dos dispositivos. A partir das curvas resultantes, foram determinadas as tensões de limiar (VTh), inclinações de sublimiar (S),transcondutâncias (gm) e condutâncias de dreno (gd). Os resultados obtidos mostraram que tanto o ângulo de inclinação das paredes laterais, como a concentração de dopantes no silício influem diretamente no desempenho dos transistores. Além da análise dos parâmetros elétricos obtidos através de simulações numéricas, também é apresentada uma extensão do modelo analítico tradicional de corrente de dreno, aplicável diretamente a transistores de paredes inclinadas. Trata-se de uma expressão fechada da corrente em função do ângulo e da polarização, para a região de saturação. O modelo é verificado comparando-se sua saída com dados de simulação.
publishDate 2008
dc.date.issued.fl_str_mv 2008
dc.date.accessioned.fl_str_mv 2019-03-20T14:00:49Z
dc.date.available.fl_str_mv 2019-03-20T14:00:49Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv MARTINS, Luiz Gustavo Pereira. <b> Estudo de transistores SOI MOS de perfil trapezoidal através de simulação numérica tridimensional. </b> 2008. 115 f. Dissertação (Mestrado em Engenharia Elétrica) - Centro Universitário da Fei, São Bernardo do Campo, 2008 Disponível em: <http://sofia.fei.edu.br/tede/tde_arquivos/1/TDE-2009-01-09T144524Z-21/Publico/Dissertacao%20Luiz%20Gustavo.pdf>. Acesso em: 9 jan. 2009.
dc.identifier.uri.fl_str_mv https://repositorio.fei.edu.br/handle/FEI/398
identifier_str_mv MARTINS, Luiz Gustavo Pereira. <b> Estudo de transistores SOI MOS de perfil trapezoidal através de simulação numérica tridimensional. </b> 2008. 115 f. Dissertação (Mestrado em Engenharia Elétrica) - Centro Universitário da Fei, São Bernardo do Campo, 2008 Disponível em: <http://sofia.fei.edu.br/tede/tde_arquivos/1/TDE-2009-01-09T144524Z-21/Publico/Dissertacao%20Luiz%20Gustavo.pdf>. Acesso em: 9 jan. 2009.
url https://repositorio.fei.edu.br/handle/FEI/398
dc.language.iso.fl_str_mv por
pt_BR
language por
language_invalid_str_mv pt_BR
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Centro Universitário da FEI, São Bernardo do Campo
publisher.none.fl_str_mv Centro Universitário da FEI, São Bernardo do Campo
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da FEI
instname:Centro Universitário da Fundação Educacional Inaciana (FEI)
instacron:FEI
instname_str Centro Universitário da Fundação Educacional Inaciana (FEI)
instacron_str FEI
institution FEI
reponame_str Biblioteca Digital de Teses e Dissertações da FEI
collection Biblioteca Digital de Teses e Dissertações da FEI
bitstream.url.fl_str_mv https://repositorio.fei.edu.br/bitstream/FEI/398/1/fulltext.pdf
https://repositorio.fei.edu.br/bitstream/FEI/398/2/fulltext.pdf.txt
https://repositorio.fei.edu.br/bitstream/FEI/398/3/fulltext.pdf.jpg
bitstream.checksum.fl_str_mv 229a422fa01db41c3562558ee9f128c3
99a1090de2ab147b35d0b0ebdfa7efcf
f33ec86fd12fdec3e0feb2c049d0bd04
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv
repository.mail.fl_str_mv
_version_ 1734750992586506240