Digital virtual neuroprocessor: design experience using Verilog HDL
Autor(a) principal: | |
---|---|
Data de Publicação: | 1995 |
Outros Autores: | |
Tipo de documento: | Artigo |
Idioma: | eng |
Título da fonte: | Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) |
Texto Completo: | https://proa.ua.pt/index.php/revdeti/article/view/20013 |
Resumo: | This paper presents the design flow and the resulted experience in the development of a neural processor, using Verilog HDL. Describing the design steps toward the final system's description and simulationenvironment, provides a concrete illustration of the application of Verilog HDL features in the system's design testing, characterization and improvement, at the early stages of the project. The end-use neural computer's configuration comprises the Verilog HDL simulation environment as a fundamental tool for future neural software test and development. |
id |
RCAP_0eb313f0004df0c3f500731d8eddffe7 |
---|---|
oai_identifier_str |
oai:proa.ua.pt:article/20013 |
network_acronym_str |
RCAP |
network_name_str |
Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) |
repository_id_str |
7160 |
spelling |
Digital virtual neuroprocessor: design experience using Verilog HDLThis paper presents the design flow and the resulted experience in the development of a neural processor, using Verilog HDL. Describing the design steps toward the final system's description and simulationenvironment, provides a concrete illustration of the application of Verilog HDL features in the system's design testing, characterization and improvement, at the early stages of the project. The end-use neural computer's configuration comprises the Verilog HDL simulation environment as a fundamental tool for future neural software test and development.No presente artigo são apresentados o procedimento adoptado e a experiência obtida no projecto e desenvolvimento de um processador neuronal, utilizando Verilog HDL. A descrição das várias etapas de projecto no sentido da descrição final do sistema e do correspondente ambiente de simulação, constitui uma ilustração concreta da aplicação das capacidades de uma metodologia baseada na descrição e simulação de hardware no projecto de sistemas. A configuração final do computador neuronal integra o ambiente de simulação de Verilog HDL como ferramenta fundamental para o teste e desenvolvimento de futuro software neuronal.UA Editora1995-01-01T00:00:00Zjournal articleinfo:eu-repo/semantics/articleinfo:eu-repo/semantics/publishedVersionapplication/pdfhttps://proa.ua.pt/index.php/revdeti/article/view/20013oai:proa.ua.pt:article/20013Eletrónica e Telecomunicações; Vol 1 No 4 (1995); 353-362Eletrónica e Telecomunicações; vol. 1 n.º 4 (1995); 353-3622182-97721645-0493reponame:Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos)instname:Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informaçãoinstacron:RCAAPenghttps://proa.ua.pt/index.php/revdeti/article/view/20013https://proa.ua.pt/index.php/revdeti/article/view/20013/14529https://creativecommons.org/licenses/by/4.0/info:eu-repo/semantics/openAccessVelez, JorgeFerrari, António de Brito2022-09-26T11:00:47Zoai:proa.ua.pt:article/20013Portal AgregadorONGhttps://www.rcaap.pt/oai/openaireopendoar:71602024-03-19T16:08:53.542425Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) - Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informaçãofalse |
dc.title.none.fl_str_mv |
Digital virtual neuroprocessor: design experience using Verilog HDL |
title |
Digital virtual neuroprocessor: design experience using Verilog HDL |
spellingShingle |
Digital virtual neuroprocessor: design experience using Verilog HDL Velez, Jorge |
title_short |
Digital virtual neuroprocessor: design experience using Verilog HDL |
title_full |
Digital virtual neuroprocessor: design experience using Verilog HDL |
title_fullStr |
Digital virtual neuroprocessor: design experience using Verilog HDL |
title_full_unstemmed |
Digital virtual neuroprocessor: design experience using Verilog HDL |
title_sort |
Digital virtual neuroprocessor: design experience using Verilog HDL |
author |
Velez, Jorge |
author_facet |
Velez, Jorge Ferrari, António de Brito |
author_role |
author |
author2 |
Ferrari, António de Brito |
author2_role |
author |
dc.contributor.author.fl_str_mv |
Velez, Jorge Ferrari, António de Brito |
description |
This paper presents the design flow and the resulted experience in the development of a neural processor, using Verilog HDL. Describing the design steps toward the final system's description and simulationenvironment, provides a concrete illustration of the application of Verilog HDL features in the system's design testing, characterization and improvement, at the early stages of the project. The end-use neural computer's configuration comprises the Verilog HDL simulation environment as a fundamental tool for future neural software test and development. |
publishDate |
1995 |
dc.date.none.fl_str_mv |
1995-01-01T00:00:00Z |
dc.type.driver.fl_str_mv |
journal article info:eu-repo/semantics/article |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
format |
article |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
https://proa.ua.pt/index.php/revdeti/article/view/20013 oai:proa.ua.pt:article/20013 |
url |
https://proa.ua.pt/index.php/revdeti/article/view/20013 |
identifier_str_mv |
oai:proa.ua.pt:article/20013 |
dc.language.iso.fl_str_mv |
eng |
language |
eng |
dc.relation.none.fl_str_mv |
https://proa.ua.pt/index.php/revdeti/article/view/20013 https://proa.ua.pt/index.php/revdeti/article/view/20013/14529 |
dc.rights.driver.fl_str_mv |
https://creativecommons.org/licenses/by/4.0/ info:eu-repo/semantics/openAccess |
rights_invalid_str_mv |
https://creativecommons.org/licenses/by/4.0/ |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.publisher.none.fl_str_mv |
UA Editora |
publisher.none.fl_str_mv |
UA Editora |
dc.source.none.fl_str_mv |
Eletrónica e Telecomunicações; Vol 1 No 4 (1995); 353-362 Eletrónica e Telecomunicações; vol. 1 n.º 4 (1995); 353-362 2182-9772 1645-0493 reponame:Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) instname:Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informação instacron:RCAAP |
instname_str |
Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informação |
instacron_str |
RCAAP |
institution |
RCAAP |
reponame_str |
Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) |
collection |
Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) |
repository.name.fl_str_mv |
Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) - Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informação |
repository.mail.fl_str_mv |
|
_version_ |
1799130546023956480 |