Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm.

Detalhes bibliográficos
Autor(a) principal: RAMOS, Moabe Rodrigues.
Data de Publicação: 2019
Tipo de documento: Trabalho de conclusão de curso
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da UFCG
Texto Completo: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20849
Resumo: Para ajudar na orientação dos alunos da disciplina de Estrutura e Concepção de Circuitos Integrados, foi elaborado um Tutorial do Cadence Virtuoso explicando passo a passo um projeto de circuito integrado de um Inversor Digital CMOS. Neste relatório é apresentado como criar uma biblioteca, passando por projeto de um esquemático, como testar o circuito realizando simulações trasitórios e CC, e como montar o leiaute e verificar o projeto utilizando os teste de DRC e LVS. No final é apresentando um projeto de um filtro passa-baixas com o objetivo de demonstrar como é feito uma análise CA.
id UFCG_1e30342d76cc4fa76db5685c2ba5339a
oai_identifier_str oai:localhost:riufcg/20849
network_acronym_str UFCG
network_name_str Biblioteca Digital de Teses e Dissertações da UFCG
repository_id_str 4851
spelling Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm.Cadence Virtuoso Tutorial for CMHV7SF 180 nm technology.Estágio em Engenharia ElétricaCadence VirtuosoTecnologia CMHV7SF 180 nmDisciplina Estrutura e Concepção de Circuitos Integrados - UFCGInversor digital CMOSBiblioteca de projetosSimulações transitóriosTeste de DRCTeste de LVSInternship in Electrical EngineeringCadence VirtuosoCMHV7SF 180nm technologySubject Structure and Design of Integrated Circuits - UFCGDigital CMOS InverterProject libraryTransient simulationsDRC TestLVS TestEngenharia Elétrica.Para ajudar na orientação dos alunos da disciplina de Estrutura e Concepção de Circuitos Integrados, foi elaborado um Tutorial do Cadence Virtuoso explicando passo a passo um projeto de circuito integrado de um Inversor Digital CMOS. Neste relatório é apresentado como criar uma biblioteca, passando por projeto de um esquemático, como testar o circuito realizando simulações trasitórios e CC, e como montar o leiaute e verificar o projeto utilizando os teste de DRC e LVS. No final é apresentando um projeto de um filtro passa-baixas com o objetivo de demonstrar como é feito uma análise CA.In order to assist in the orientation of the students orientation of the Integrated Circuits Design discipline, a Tutorial of Cadence Virtuoso was developed, with the objective to presenting the procedures step by step in the circuit design of a CMOS Digital Inverter. This report explains how to create a library, designing a schematic, how to test the circuit by performing transient and DC simulations, and how to assemble the layout and check the design using the DRC and LVS tests. At the end, a project of a low-pass filter is presented, in order to demonstrate how an AC analysis is done.Universidade Federal de Campina GrandeBrasilCentro de Engenharia Elétrica e Informática - CEEIUFCGFREIRE, Raimundo Carlos Silvério.FREIRE, R. C. S.http://lattes.cnpq.br/4016576596215504LUCIANO, Benedito Antonio.LUCIANO, B. A.RAMOS, Moabe Rodrigues.2019-072021-08-26T16:41:31Z2021-08-262021-08-26T16:41:31Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesishttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20849RAMOS, Moabe Rodrigues. Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm. 2019. 49f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20849porinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFCGinstname:Universidade Federal de Campina Grande (UFCG)instacron:UFCG2021-08-26T16:42:06Zoai:localhost:riufcg/20849Biblioteca Digital de Teses e Dissertaçõeshttp://bdtd.ufcg.edu.br/PUBhttp://dspace.sti.ufcg.edu.br:8080/oai/requestbdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.bropendoar:48512021-08-26T16:42:06Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)false
dc.title.none.fl_str_mv Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm.
Cadence Virtuoso Tutorial for CMHV7SF 180 nm technology.
title Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm.
spellingShingle Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm.
RAMOS, Moabe Rodrigues.
Estágio em Engenharia Elétrica
Cadence Virtuoso
Tecnologia CMHV7SF 180 nm
Disciplina Estrutura e Concepção de Circuitos Integrados - UFCG
Inversor digital CMOS
Biblioteca de projetos
Simulações transitórios
Teste de DRC
Teste de LVS
Internship in Electrical Engineering
Cadence Virtuoso
CMHV7SF 180nm technology
Subject Structure and Design of Integrated Circuits - UFCG
Digital CMOS Inverter
Project library
Transient simulations
DRC Test
LVS Test
Engenharia Elétrica.
title_short Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm.
title_full Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm.
title_fullStr Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm.
title_full_unstemmed Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm.
title_sort Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm.
author RAMOS, Moabe Rodrigues.
author_facet RAMOS, Moabe Rodrigues.
author_role author
dc.contributor.none.fl_str_mv FREIRE, Raimundo Carlos Silvério.
FREIRE, R. C. S.
http://lattes.cnpq.br/4016576596215504
LUCIANO, Benedito Antonio.
LUCIANO, B. A.
dc.contributor.author.fl_str_mv RAMOS, Moabe Rodrigues.
dc.subject.por.fl_str_mv Estágio em Engenharia Elétrica
Cadence Virtuoso
Tecnologia CMHV7SF 180 nm
Disciplina Estrutura e Concepção de Circuitos Integrados - UFCG
Inversor digital CMOS
Biblioteca de projetos
Simulações transitórios
Teste de DRC
Teste de LVS
Internship in Electrical Engineering
Cadence Virtuoso
CMHV7SF 180nm technology
Subject Structure and Design of Integrated Circuits - UFCG
Digital CMOS Inverter
Project library
Transient simulations
DRC Test
LVS Test
Engenharia Elétrica.
topic Estágio em Engenharia Elétrica
Cadence Virtuoso
Tecnologia CMHV7SF 180 nm
Disciplina Estrutura e Concepção de Circuitos Integrados - UFCG
Inversor digital CMOS
Biblioteca de projetos
Simulações transitórios
Teste de DRC
Teste de LVS
Internship in Electrical Engineering
Cadence Virtuoso
CMHV7SF 180nm technology
Subject Structure and Design of Integrated Circuits - UFCG
Digital CMOS Inverter
Project library
Transient simulations
DRC Test
LVS Test
Engenharia Elétrica.
description Para ajudar na orientação dos alunos da disciplina de Estrutura e Concepção de Circuitos Integrados, foi elaborado um Tutorial do Cadence Virtuoso explicando passo a passo um projeto de circuito integrado de um Inversor Digital CMOS. Neste relatório é apresentado como criar uma biblioteca, passando por projeto de um esquemático, como testar o circuito realizando simulações trasitórios e CC, e como montar o leiaute e verificar o projeto utilizando os teste de DRC e LVS. No final é apresentando um projeto de um filtro passa-baixas com o objetivo de demonstrar como é feito uma análise CA.
publishDate 2019
dc.date.none.fl_str_mv 2019-07
2021-08-26T16:41:31Z
2021-08-26
2021-08-26T16:41:31Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20849
RAMOS, Moabe Rodrigues. Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm. 2019. 49f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20849
url http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20849
identifier_str_mv RAMOS, Moabe Rodrigues. Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm. 2019. 49f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20849
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
UFCG
publisher.none.fl_str_mv Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
UFCG
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da UFCG
instname:Universidade Federal de Campina Grande (UFCG)
instacron:UFCG
instname_str Universidade Federal de Campina Grande (UFCG)
instacron_str UFCG
institution UFCG
reponame_str Biblioteca Digital de Teses e Dissertações da UFCG
collection Biblioteca Digital de Teses e Dissertações da UFCG
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)
repository.mail.fl_str_mv bdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.br
_version_ 1809744506518503424