Domino logic library design and logic synthesis
Autor(a) principal: | |
---|---|
Data de Publicação: | 2011 |
Tipo de documento: | Trabalho de conclusão de curso |
Idioma: | eng |
Título da fonte: | Repositório Institucional da UFRGS |
Texto Completo: | http://hdl.handle.net/10183/31053 |
Resumo: | Dominó é um estilo de implemetação de portas lógicas interessante para obter um design com altas velocidades e que é eficiente em área devido ao reduzido número de transistores e baixa capacitância de entrada. Porém este estilo traz novos desafios na criação da biblioteca de células lógicas assim como para o fluxo de projeto ASIC. A síntese lógica é um dos passos que é fortemente impactado devido à natureza não-inversora das portas lógicas e pode ser crucial para atingir o alto desempenho esperado do projeto. É por esta razão que este documento apresenta os problemas enfrentados para criar uma biblioteca para lógica dominó e realizar a síntese lógica voltada a dominó. Um fluxo especializado para síntese lógica dominó é proposto para resolver tais problemas. |
id |
UFRGS-2_7efb4eab88909bbb7e73fa636d6e489d |
---|---|
oai_identifier_str |
oai:www.lume.ufrgs.br:10183/31053 |
network_acronym_str |
UFRGS-2 |
network_name_str |
Repositório Institucional da UFRGS |
repository_id_str |
|
spelling |
Rosenbach, Leonardo Iri Nicola CristofariReis, Andre Inacio2011-08-13T06:06:33Z2011http://hdl.handle.net/10183/31053000782306Dominó é um estilo de implemetação de portas lógicas interessante para obter um design com altas velocidades e que é eficiente em área devido ao reduzido número de transistores e baixa capacitância de entrada. Porém este estilo traz novos desafios na criação da biblioteca de células lógicas assim como para o fluxo de projeto ASIC. A síntese lógica é um dos passos que é fortemente impactado devido à natureza não-inversora das portas lógicas e pode ser crucial para atingir o alto desempenho esperado do projeto. É por esta razão que este documento apresenta os problemas enfrentados para criar uma biblioteca para lógica dominó e realizar a síntese lógica voltada a dominó. Um fluxo especializado para síntese lógica dominó é proposto para resolver tais problemas.Domino is an interesting logic style for achieving high speeds and area efficient design due to reduced number of transistors, reduced fan-in capacitance and faster switching thresholds. However, domino logic brings new challenges to the logic library design as well as to the ASIC design flow. Logic synthesis is one of the steps which is highly impacted due to the non-inverting nature of the gates and may be a crucial for reaching the high performance ASIC design. This is the reason why this document addresses the issues of designing a domino logic library and performing domino logic synthesis. A different logic synthesis flow to resolve such problems is proposed.application/pdfengMicroeletrônicaCircuitos integradosDomino logicLogic synthesisHigh performance ASIC designDomino logic library design and logic synthesisDesign de bibliotecas para lógica dominó e síntese lógica info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisUniversidade Federal do Rio Grande do SulInstituto de InformáticaPorto Alegre, BR-RS2011Engenharia de Computaçãograduaçãoinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSTEXT000782306.pdf.txt000782306.pdf.txtExtracted Texttext/plain70060http://www.lume.ufrgs.br/bitstream/10183/31053/2/000782306.pdf.txtef0915b14cc63935f6580843b20f01caMD52ORIGINAL000782306.pdf000782306.pdfTexto completo (inglês)application/pdf1248946http://www.lume.ufrgs.br/bitstream/10183/31053/1/000782306.pdfec90620888da62cd543f3fb65a52c75bMD5110183/310532021-05-07 04:49:17.258826oai:www.lume.ufrgs.br:10183/31053Repositório de PublicaçõesPUBhttps://lume.ufrgs.br/oai/requestopendoar:2021-05-07T07:49:17Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false |
dc.title.pt_BR.fl_str_mv |
Domino logic library design and logic synthesis |
dc.title.alternative.pt.fl_str_mv |
Design de bibliotecas para lógica dominó e síntese lógica |
title |
Domino logic library design and logic synthesis |
spellingShingle |
Domino logic library design and logic synthesis Rosenbach, Leonardo Iri Nicola Cristofari Microeletrônica Circuitos integrados Domino logic Logic synthesis High performance ASIC design |
title_short |
Domino logic library design and logic synthesis |
title_full |
Domino logic library design and logic synthesis |
title_fullStr |
Domino logic library design and logic synthesis |
title_full_unstemmed |
Domino logic library design and logic synthesis |
title_sort |
Domino logic library design and logic synthesis |
author |
Rosenbach, Leonardo Iri Nicola Cristofari |
author_facet |
Rosenbach, Leonardo Iri Nicola Cristofari |
author_role |
author |
dc.contributor.author.fl_str_mv |
Rosenbach, Leonardo Iri Nicola Cristofari |
dc.contributor.advisor1.fl_str_mv |
Reis, Andre Inacio |
contributor_str_mv |
Reis, Andre Inacio |
dc.subject.por.fl_str_mv |
Microeletrônica Circuitos integrados |
topic |
Microeletrônica Circuitos integrados Domino logic Logic synthesis High performance ASIC design |
dc.subject.eng.fl_str_mv |
Domino logic Logic synthesis High performance ASIC design |
description |
Dominó é um estilo de implemetação de portas lógicas interessante para obter um design com altas velocidades e que é eficiente em área devido ao reduzido número de transistores e baixa capacitância de entrada. Porém este estilo traz novos desafios na criação da biblioteca de células lógicas assim como para o fluxo de projeto ASIC. A síntese lógica é um dos passos que é fortemente impactado devido à natureza não-inversora das portas lógicas e pode ser crucial para atingir o alto desempenho esperado do projeto. É por esta razão que este documento apresenta os problemas enfrentados para criar uma biblioteca para lógica dominó e realizar a síntese lógica voltada a dominó. Um fluxo especializado para síntese lógica dominó é proposto para resolver tais problemas. |
publishDate |
2011 |
dc.date.accessioned.fl_str_mv |
2011-08-13T06:06:33Z |
dc.date.issued.fl_str_mv |
2011 |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
format |
bachelorThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/10183/31053 |
dc.identifier.nrb.pt_BR.fl_str_mv |
000782306 |
url |
http://hdl.handle.net/10183/31053 |
identifier_str_mv |
000782306 |
dc.language.iso.fl_str_mv |
eng |
language |
eng |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.source.none.fl_str_mv |
reponame:Repositório Institucional da UFRGS instname:Universidade Federal do Rio Grande do Sul (UFRGS) instacron:UFRGS |
instname_str |
Universidade Federal do Rio Grande do Sul (UFRGS) |
instacron_str |
UFRGS |
institution |
UFRGS |
reponame_str |
Repositório Institucional da UFRGS |
collection |
Repositório Institucional da UFRGS |
bitstream.url.fl_str_mv |
http://www.lume.ufrgs.br/bitstream/10183/31053/2/000782306.pdf.txt http://www.lume.ufrgs.br/bitstream/10183/31053/1/000782306.pdf |
bitstream.checksum.fl_str_mv |
ef0915b14cc63935f6580843b20f01ca ec90620888da62cd543f3fb65a52c75b |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 |
repository.name.fl_str_mv |
Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS) |
repository.mail.fl_str_mv |
|
_version_ |
1815447061196177408 |