Prototipação e análise de circuitos mutiplicadores array de baixo consumo

Detalhes bibliográficos
Autor(a) principal: Oliveira, Leonardo Londero de
Data de Publicação: 2005
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações do UFSM
Texto Completo: http://repositorio.ufsm.br/handle/1/8443
Resumo: This work presents the prototyping and analysis of new multiplier architectures under the physical level of abstraction. Circuits recently presented in the academic community are analyzed and compared against the state of the art. The new architectures operate on signed multiplication and maintain the pure form of an array multiplier. These architectures are extended for radix-2m encoding, where m is the number of the bits, which leads to a reduction of the number of partial lines. The proposed approach significantly improves the state of the art, enabling gains in performance and power consumption. Such aspects are attractive for the implementations of the new multipliers in the physical level. For the most of the systems, functionality tests are used in order to verify if a circuit is functionally equivalent to a given specification. These types of tests have to be the first part of the development of the circuit. Thus, we have developed in this work a flow of the circuit analysis. This flow covers since the functional tests, passing through the stages of physical synthesis in transistors level and FPGA, until the prototyping in Silicon of the architectures. In this work, we have used the same test vectors in all the stages of the project which involves, since the verification of the logical functionality until the extraction of the power consumption in physical level.
id UFSM_a27159c96483b843f152cdb7d4f6bdc9
oai_identifier_str oai:repositorio.ufsm.br:1/8443
network_acronym_str UFSM
network_name_str Biblioteca Digital de Teses e Dissertações do UFSM
repository_id_str
spelling 2017-05-292017-05-292005-03-23OLIVEIRA, Leonardo Londero de. Prototyping and analyses of low power array multiplier circuits. 2005. 93 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Santa Maria, Santa Maria, 2005.http://repositorio.ufsm.br/handle/1/8443This work presents the prototyping and analysis of new multiplier architectures under the physical level of abstraction. Circuits recently presented in the academic community are analyzed and compared against the state of the art. The new architectures operate on signed multiplication and maintain the pure form of an array multiplier. These architectures are extended for radix-2m encoding, where m is the number of the bits, which leads to a reduction of the number of partial lines. The proposed approach significantly improves the state of the art, enabling gains in performance and power consumption. Such aspects are attractive for the implementations of the new multipliers in the physical level. For the most of the systems, functionality tests are used in order to verify if a circuit is functionally equivalent to a given specification. These types of tests have to be the first part of the development of the circuit. Thus, we have developed in this work a flow of the circuit analysis. This flow covers since the functional tests, passing through the stages of physical synthesis in transistors level and FPGA, until the prototyping in Silicon of the architectures. In this work, we have used the same test vectors in all the stages of the project which involves, since the verification of the logical functionality until the extraction of the power consumption in physical level.Este trabalho apresenta a prototipação e análise de novas arquiteturas de circuitos multiplicadores digitais sob o ponto de vista físico. São analisados circuitos recentemente apresentados no meio científico e comparados com o estado da arte. As novas arquiteturas efetuam operações de multiplicação com sinal e mantêm a mesma regularidade de um multiplicador array convencional. As arquiteturas podem operar com números na base 2m, onde m é o número de bits, o que permite a redução do número de linhas de produtos parciais, tendo-se desta forma, ganhos significativos em desempenho e redução do consumo de potência. Tais características, tornam-se um fator atrativo para as implementações dos circuitos multiplicadores no nível físico. Para a maioria dos sistemas, testes de funcionalidade envolvem a necessidade de provar que o circuito é funcionalmente equivalente a uma determinada especificação. Estes devem ser usualmente os primeiros testes que um projetista deve construir como parte do processo de desenvolvimento do circuito. Desta forma, também faz parte deste trabalho o desenvolvimento de um fluxo de análise dos circuitos. Este fluxo deve percorrer desde os testes funcionais, passando por etapas de síntese física em nível de transistores e em FPGA, até a prototipação em Silício das arquiteturas. Neste trabalho, as arquiteturas de multiplicadores foram submetidas aos mesmos vetores de teste em todas as etapas de projeto, que envolvem desde a verificação da funcionalidade lógica, até a extração do consumo de potência no nível físico.Conselho Nacional de Desenvolvimento Científico e Tecnológicoapplication/pdfporUniversidade Federal de Santa MariaPrograma de Pós-Graduação em Engenharia ElétricaUFSMBREngenharia ElétricaConsumo de potênciaSíntese físicaPrototipaçãoTeste de funcionalidadePower dissipationPhysical synthesisPrototypingFunctionality testsCNPQ::ENGENHARIAS::ENGENHARIA ELETRICAPrototipação e análise de circuitos mutiplicadores array de baixo consumoPrototyping and analyses of low power array multiplier circuitsinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisMartins, João Baptista dos Santoshttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4784110Y6http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4775023D8Oliveira, Leonardo Londero de300400000007400500500387c22c8-ee71-42c2-bef6-6512bce387473b7f10cc-5952-4aa2-a888-6e38e3821019info:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações do UFSMinstname:Universidade Federal de Santa Maria (UFSM)instacron:UFSMORIGINALLEONARDO OLIVEIRA.pdfapplication/pdf1485449http://repositorio.ufsm.br/bitstream/1/8443/1/LEONARDO%20OLIVEIRA.pdf4e2b3051dc440c53cf5c30324afc3855MD51TEXTLEONARDO OLIVEIRA.pdf.txtLEONARDO OLIVEIRA.pdf.txtExtracted texttext/plain120798http://repositorio.ufsm.br/bitstream/1/8443/2/LEONARDO%20OLIVEIRA.pdf.txt0b6a16463530bbcf4e436c2ba8fc30bcMD52THUMBNAILLEONARDO OLIVEIRA.pdf.jpgLEONARDO OLIVEIRA.pdf.jpgIM Thumbnailimage/jpeg5392http://repositorio.ufsm.br/bitstream/1/8443/3/LEONARDO%20OLIVEIRA.pdf.jpg2bec8eec58e9687a049e0fefa3458792MD531/84432017-07-25 11:45:36.204oai:repositorio.ufsm.br:1/8443Biblioteca Digital de Teses e Dissertaçõeshttps://repositorio.ufsm.br/ONGhttps://repositorio.ufsm.br/oai/requestatendimento.sib@ufsm.br||tedebc@gmail.comopendoar:2017-07-25T14:45:36Biblioteca Digital de Teses e Dissertações do UFSM - Universidade Federal de Santa Maria (UFSM)false
dc.title.por.fl_str_mv Prototipação e análise de circuitos mutiplicadores array de baixo consumo
dc.title.alternative.eng.fl_str_mv Prototyping and analyses of low power array multiplier circuits
title Prototipação e análise de circuitos mutiplicadores array de baixo consumo
spellingShingle Prototipação e análise de circuitos mutiplicadores array de baixo consumo
Oliveira, Leonardo Londero de
Consumo de potência
Síntese física
Prototipação
Teste de funcionalidade
Power dissipation
Physical synthesis
Prototyping
Functionality tests
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
title_short Prototipação e análise de circuitos mutiplicadores array de baixo consumo
title_full Prototipação e análise de circuitos mutiplicadores array de baixo consumo
title_fullStr Prototipação e análise de circuitos mutiplicadores array de baixo consumo
title_full_unstemmed Prototipação e análise de circuitos mutiplicadores array de baixo consumo
title_sort Prototipação e análise de circuitos mutiplicadores array de baixo consumo
author Oliveira, Leonardo Londero de
author_facet Oliveira, Leonardo Londero de
author_role author
dc.contributor.advisor1.fl_str_mv Martins, João Baptista dos Santos
dc.contributor.advisor1Lattes.fl_str_mv http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4784110Y6
dc.contributor.authorLattes.fl_str_mv http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4775023D8
dc.contributor.author.fl_str_mv Oliveira, Leonardo Londero de
contributor_str_mv Martins, João Baptista dos Santos
dc.subject.por.fl_str_mv Consumo de potência
Síntese física
Prototipação
Teste de funcionalidade
topic Consumo de potência
Síntese física
Prototipação
Teste de funcionalidade
Power dissipation
Physical synthesis
Prototyping
Functionality tests
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
dc.subject.eng.fl_str_mv Power dissipation
Physical synthesis
Prototyping
Functionality tests
dc.subject.cnpq.fl_str_mv CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
description This work presents the prototyping and analysis of new multiplier architectures under the physical level of abstraction. Circuits recently presented in the academic community are analyzed and compared against the state of the art. The new architectures operate on signed multiplication and maintain the pure form of an array multiplier. These architectures are extended for radix-2m encoding, where m is the number of the bits, which leads to a reduction of the number of partial lines. The proposed approach significantly improves the state of the art, enabling gains in performance and power consumption. Such aspects are attractive for the implementations of the new multipliers in the physical level. For the most of the systems, functionality tests are used in order to verify if a circuit is functionally equivalent to a given specification. These types of tests have to be the first part of the development of the circuit. Thus, we have developed in this work a flow of the circuit analysis. This flow covers since the functional tests, passing through the stages of physical synthesis in transistors level and FPGA, until the prototyping in Silicon of the architectures. In this work, we have used the same test vectors in all the stages of the project which involves, since the verification of the logical functionality until the extraction of the power consumption in physical level.
publishDate 2005
dc.date.issued.fl_str_mv 2005-03-23
dc.date.accessioned.fl_str_mv 2017-05-29
dc.date.available.fl_str_mv 2017-05-29
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv OLIVEIRA, Leonardo Londero de. Prototyping and analyses of low power array multiplier circuits. 2005. 93 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Santa Maria, Santa Maria, 2005.
dc.identifier.uri.fl_str_mv http://repositorio.ufsm.br/handle/1/8443
identifier_str_mv OLIVEIRA, Leonardo Londero de. Prototyping and analyses of low power array multiplier circuits. 2005. 93 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Santa Maria, Santa Maria, 2005.
url http://repositorio.ufsm.br/handle/1/8443
dc.language.iso.fl_str_mv por
language por
dc.relation.cnpq.fl_str_mv 300400000007
dc.relation.confidence.fl_str_mv 400
500
500
dc.relation.authority.fl_str_mv 387c22c8-ee71-42c2-bef6-6512bce38747
3b7f10cc-5952-4aa2-a888-6e38e3821019
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv Universidade Federal de Santa Maria
dc.publisher.program.fl_str_mv Programa de Pós-Graduação em Engenharia Elétrica
dc.publisher.initials.fl_str_mv UFSM
dc.publisher.country.fl_str_mv BR
dc.publisher.department.fl_str_mv Engenharia Elétrica
publisher.none.fl_str_mv Universidade Federal de Santa Maria
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações do UFSM
instname:Universidade Federal de Santa Maria (UFSM)
instacron:UFSM
instname_str Universidade Federal de Santa Maria (UFSM)
instacron_str UFSM
institution UFSM
reponame_str Biblioteca Digital de Teses e Dissertações do UFSM
collection Biblioteca Digital de Teses e Dissertações do UFSM
bitstream.url.fl_str_mv http://repositorio.ufsm.br/bitstream/1/8443/1/LEONARDO%20OLIVEIRA.pdf
http://repositorio.ufsm.br/bitstream/1/8443/2/LEONARDO%20OLIVEIRA.pdf.txt
http://repositorio.ufsm.br/bitstream/1/8443/3/LEONARDO%20OLIVEIRA.pdf.jpg
bitstream.checksum.fl_str_mv 4e2b3051dc440c53cf5c30324afc3855
0b6a16463530bbcf4e436c2ba8fc30bc
2bec8eec58e9687a049e0fefa3458792
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações do UFSM - Universidade Federal de Santa Maria (UFSM)
repository.mail.fl_str_mv atendimento.sib@ufsm.br||tedebc@gmail.com
_version_ 1801485264140369920