Redes de interconexão multiestágios em arquiteturas dinamicamente reconfiguráveis de grão grosso acopladas a processadores Risc

Detalhes bibliográficos
Autor(a) principal: Laure, Marcone Guimarães
Data de Publicação: 2010
Tipo de documento: Dissertação
Idioma: por
Título da fonte: LOCUS Repositório Institucional da UFV
Texto Completo: http://locus.ufv.br/handle/123456789/2608
Resumo: Coarse grain reconfigurable architectures are presented as scalable solutions for embedde systems, capable of providing performance and power savings, while the coarse grain reduces memory and reconfiguration time, and reduces the routing and placement complexit. Howerer, even in regular architectures, the interconnection costs in area are high, reaching 50 % oh the area of reconfigurable component. Most os these architectures are two-dimensional and uses fully conectable networks, like multiplexers networks or crossbar, to provide maximum routeability at cost os extra area. This works shows the benefits of using multistage networks, such as low-cost area and low complexity, in architectures with dynamic and trasparent reconfiguration. Besides the saving of 26% in the total area occupied by the reconfigurable unit (RU) with multistage networks before the RU with multiplexers networks of multiplexers, a new model of RU, one-dimensional is proposed, which is even more compact. At the same time that the area of RU is reduced, the flexibility to accelerate heterogeneous applications is maintained.
id UFV_a369f6b372378a871847b2b2a1b17e88
oai_identifier_str oai:locus.ufv.br:123456789/2608
network_acronym_str UFV
network_name_str LOCUS Repositório Institucional da UFV
repository_id_str 2145
spelling Laure, Marcone Guimarãeshttp://lattes.cnpq.br/1258655655699233Goulart, Carlos de Castrohttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4784106Y9Iorio, Vladimir Oliveira Dihttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4784559J9Ferreira, Ricardo dos Santoshttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4723626E5Freitas, Henrique Cota deMartins, Carlos Augusto Paiva da Silvahttp://lattes.cnpq.br/67903429596409052015-03-26T13:10:24Z2011-10-172015-03-26T13:10:24Z2010-03-05LAURE, Marcone Guimarães. Multistage interconnection networks in coarse grain dynamically reconfigurable architectures coupled to Risc processors. 2010. 103 f. Dissertação (Mestrado em Metodologias e técnicas da Computação; Sistemas de Computação) - Universidade Federal de Viçosa, Viçosa, 2010.http://locus.ufv.br/handle/123456789/2608Coarse grain reconfigurable architectures are presented as scalable solutions for embedde systems, capable of providing performance and power savings, while the coarse grain reduces memory and reconfiguration time, and reduces the routing and placement complexit. Howerer, even in regular architectures, the interconnection costs in area are high, reaching 50 % oh the area of reconfigurable component. Most os these architectures are two-dimensional and uses fully conectable networks, like multiplexers networks or crossbar, to provide maximum routeability at cost os extra area. This works shows the benefits of using multistage networks, such as low-cost area and low complexity, in architectures with dynamic and trasparent reconfiguration. Besides the saving of 26% in the total area occupied by the reconfigurable unit (RU) with multistage networks before the RU with multiplexers networks of multiplexers, a new model of RU, one-dimensional is proposed, which is even more compact. At the same time that the area of RU is reduced, the flexibility to accelerate heterogeneous applications is maintained.Arquiteturas reconfiguraveis de grão grosso se apresentam como soluções escalaveis para sistemas embarcados, capazes de prover desempenho e economia de energia, ao mesmo tempo em que a granularidade grosssa reduz a memória e o tempo de reconfiguração, bem como a complexidade do roteamento e d0 posicionamento. Contudo, mesmo em arquiteturas regulares, os custos em área de interconexãosão elçevados, podendo chegar a 50% da área do componente reconfigurável. Grande parte das arquiteturas são bidimensionais e utlizam redes totalmente interconectáveis, como redes de multiplexadores ou crossbar, para prover máxima roteabilidade ao custo de área extra. Neste trabalho são apresentados os beneficios do uso de redes multiestágios, de baixo custo em área e baixa complexidade, em arquiteturas de reconfiguração dinâmica e transparente. Além da economia de até 26% no total da área ocupada pela unidade funcional reconfigurável (UFR) com redes multiestágios diante UFR com redes multiplexadores, foi proposto um novo modelo de UFR, unidimensional, que é ainda mais compacto. Ao mesmo tempo em que a área da UFR é reduzida, a flexibilidade de acelerar aplicações heterogeneas é mantida.Conselho Nacional de Desenvolvimento Científico e Tecnológicoapplication/pdfporUniversidade Federal de ViçosaMestrado em Ciência da ComputaçãoUFVBRMetodologias e técnicas da Computação; Sistemas de ComputaçãoArquiteturas reconfiguráveisReconfiguração dinâmicaTradução bináriaRedes multiestagiosAceleradores em HardwareReconfigurable architecturesDynamic reconfigurationBinary translationMultistage networksHardware acceleratorsCNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAORedes de interconexão multiestágios em arquiteturas dinamicamente reconfiguráveis de grão grosso acopladas a processadores RiscMultistage interconnection networks in coarse grain dynamically reconfigurable architectures coupled to Risc processorsinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisinfo:eu-repo/semantics/openAccessreponame:LOCUS Repositório Institucional da UFVinstname:Universidade Federal de Viçosa (UFV)instacron:UFVORIGINALtexto completo.pdfapplication/pdf1430691https://locus.ufv.br//bitstream/123456789/2608/1/texto%20completo.pdfa4fb9180241c9f7f4b8ef037b607826aMD51TEXTtexto completo.pdf.txttexto completo.pdf.txtExtracted texttext/plain188756https://locus.ufv.br//bitstream/123456789/2608/2/texto%20completo.pdf.txt9429ed15f76809a47a30ca6f54e97928MD52THUMBNAILtexto completo.pdf.jpgtexto completo.pdf.jpgIM Thumbnailimage/jpeg3588https://locus.ufv.br//bitstream/123456789/2608/3/texto%20completo.pdf.jpgc76af2de885d9d131bdacfe77b2c7534MD53123456789/26082016-04-08 23:10:45.235oai:locus.ufv.br:123456789/2608Repositório InstitucionalPUBhttps://www.locus.ufv.br/oai/requestfabiojreis@ufv.bropendoar:21452016-04-09T02:10:45LOCUS Repositório Institucional da UFV - Universidade Federal de Viçosa (UFV)false
dc.title.por.fl_str_mv Redes de interconexão multiestágios em arquiteturas dinamicamente reconfiguráveis de grão grosso acopladas a processadores Risc
dc.title.alternative.eng.fl_str_mv Multistage interconnection networks in coarse grain dynamically reconfigurable architectures coupled to Risc processors
title Redes de interconexão multiestágios em arquiteturas dinamicamente reconfiguráveis de grão grosso acopladas a processadores Risc
spellingShingle Redes de interconexão multiestágios em arquiteturas dinamicamente reconfiguráveis de grão grosso acopladas a processadores Risc
Laure, Marcone Guimarães
Arquiteturas reconfiguráveis
Reconfiguração dinâmica
Tradução binária
Redes multiestagios
Aceleradores em Hardware
Reconfigurable architectures
Dynamic reconfiguration
Binary translation
Multistage networks
Hardware accelerators
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
title_short Redes de interconexão multiestágios em arquiteturas dinamicamente reconfiguráveis de grão grosso acopladas a processadores Risc
title_full Redes de interconexão multiestágios em arquiteturas dinamicamente reconfiguráveis de grão grosso acopladas a processadores Risc
title_fullStr Redes de interconexão multiestágios em arquiteturas dinamicamente reconfiguráveis de grão grosso acopladas a processadores Risc
title_full_unstemmed Redes de interconexão multiestágios em arquiteturas dinamicamente reconfiguráveis de grão grosso acopladas a processadores Risc
title_sort Redes de interconexão multiestágios em arquiteturas dinamicamente reconfiguráveis de grão grosso acopladas a processadores Risc
author Laure, Marcone Guimarães
author_facet Laure, Marcone Guimarães
author_role author
dc.contributor.authorLattes.por.fl_str_mv http://lattes.cnpq.br/1258655655699233
dc.contributor.author.fl_str_mv Laure, Marcone Guimarães
dc.contributor.advisor-co1.fl_str_mv Goulart, Carlos de Castro
dc.contributor.advisor-co1Lattes.fl_str_mv http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4784106Y9
dc.contributor.advisor-co2.fl_str_mv Iorio, Vladimir Oliveira Di
dc.contributor.advisor-co2Lattes.fl_str_mv http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4784559J9
dc.contributor.advisor1.fl_str_mv Ferreira, Ricardo dos Santos
dc.contributor.advisor1Lattes.fl_str_mv http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4723626E5
dc.contributor.referee1.fl_str_mv Freitas, Henrique Cota de
dc.contributor.referee2.fl_str_mv Martins, Carlos Augusto Paiva da Silva
dc.contributor.referee2Lattes.fl_str_mv http://lattes.cnpq.br/6790342959640905
contributor_str_mv Goulart, Carlos de Castro
Iorio, Vladimir Oliveira Di
Ferreira, Ricardo dos Santos
Freitas, Henrique Cota de
Martins, Carlos Augusto Paiva da Silva
dc.subject.por.fl_str_mv Arquiteturas reconfiguráveis
Reconfiguração dinâmica
Tradução binária
Redes multiestagios
Aceleradores em Hardware
topic Arquiteturas reconfiguráveis
Reconfiguração dinâmica
Tradução binária
Redes multiestagios
Aceleradores em Hardware
Reconfigurable architectures
Dynamic reconfiguration
Binary translation
Multistage networks
Hardware accelerators
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
dc.subject.eng.fl_str_mv Reconfigurable architectures
Dynamic reconfiguration
Binary translation
Multistage networks
Hardware accelerators
dc.subject.cnpq.fl_str_mv CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
description Coarse grain reconfigurable architectures are presented as scalable solutions for embedde systems, capable of providing performance and power savings, while the coarse grain reduces memory and reconfiguration time, and reduces the routing and placement complexit. Howerer, even in regular architectures, the interconnection costs in area are high, reaching 50 % oh the area of reconfigurable component. Most os these architectures are two-dimensional and uses fully conectable networks, like multiplexers networks or crossbar, to provide maximum routeability at cost os extra area. This works shows the benefits of using multistage networks, such as low-cost area and low complexity, in architectures with dynamic and trasparent reconfiguration. Besides the saving of 26% in the total area occupied by the reconfigurable unit (RU) with multistage networks before the RU with multiplexers networks of multiplexers, a new model of RU, one-dimensional is proposed, which is even more compact. At the same time that the area of RU is reduced, the flexibility to accelerate heterogeneous applications is maintained.
publishDate 2010
dc.date.issued.fl_str_mv 2010-03-05
dc.date.available.fl_str_mv 2011-10-17
2015-03-26T13:10:24Z
dc.date.accessioned.fl_str_mv 2015-03-26T13:10:24Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv LAURE, Marcone Guimarães. Multistage interconnection networks in coarse grain dynamically reconfigurable architectures coupled to Risc processors. 2010. 103 f. Dissertação (Mestrado em Metodologias e técnicas da Computação; Sistemas de Computação) - Universidade Federal de Viçosa, Viçosa, 2010.
dc.identifier.uri.fl_str_mv http://locus.ufv.br/handle/123456789/2608
identifier_str_mv LAURE, Marcone Guimarães. Multistage interconnection networks in coarse grain dynamically reconfigurable architectures coupled to Risc processors. 2010. 103 f. Dissertação (Mestrado em Metodologias e técnicas da Computação; Sistemas de Computação) - Universidade Federal de Viçosa, Viçosa, 2010.
url http://locus.ufv.br/handle/123456789/2608
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv Universidade Federal de Viçosa
dc.publisher.program.fl_str_mv Mestrado em Ciência da Computação
dc.publisher.initials.fl_str_mv UFV
dc.publisher.country.fl_str_mv BR
dc.publisher.department.fl_str_mv Metodologias e técnicas da Computação; Sistemas de Computação
publisher.none.fl_str_mv Universidade Federal de Viçosa
dc.source.none.fl_str_mv reponame:LOCUS Repositório Institucional da UFV
instname:Universidade Federal de Viçosa (UFV)
instacron:UFV
instname_str Universidade Federal de Viçosa (UFV)
instacron_str UFV
institution UFV
reponame_str LOCUS Repositório Institucional da UFV
collection LOCUS Repositório Institucional da UFV
bitstream.url.fl_str_mv https://locus.ufv.br//bitstream/123456789/2608/1/texto%20completo.pdf
https://locus.ufv.br//bitstream/123456789/2608/2/texto%20completo.pdf.txt
https://locus.ufv.br//bitstream/123456789/2608/3/texto%20completo.pdf.jpg
bitstream.checksum.fl_str_mv a4fb9180241c9f7f4b8ef037b607826a
9429ed15f76809a47a30ca6f54e97928
c76af2de885d9d131bdacfe77b2c7534
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv LOCUS Repositório Institucional da UFV - Universidade Federal de Viçosa (UFV)
repository.mail.fl_str_mv fabiojreis@ufv.br
_version_ 1801212949808807936