Contribuição a minimização e simulação de circuitos logicos

Detalhes bibliográficos
Autor(a) principal: Silva, Alexandre Cesar Rodrigues da
Data de Publicação: 1989
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
Texto Completo: https://hdl.handle.net/20.500.12733/1576651
Resumo: Orientador: Ivanil Sebastião Bonatti
id UNICAMP-30_19814bd9a7f16db5b445341e2d5a4eca
oai_identifier_str oai::45265
network_acronym_str UNICAMP-30
network_name_str Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
repository_id_str
spelling Contribuição a minimização e simulação de circuitos logicosCircuitos lógicosOrientador: Ivanil Sebastião BonattiDissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia EletricaResumo: Este trabalho é relacionado à síntese, à análise e à simplificação de circuitos lógicos. A álgebra booleana e as técnicas de detecção de falhas são apresentadas como introdução ao estudo dos circuitos lógicos. Um algoritmo para cobertura irredundante de funções booleanas é apresentado. Ele é baseado num método originalmente desenvolvido para análise de falhas. Comparações realizadas com. o algoritmo de Quine-McCluskey e com o algoritmo de Caruso mostraram que o método apresentado tem um desempenho melhor que estes dois quanto ao uso de memória. As máquinas seqüenciais foram apresentadas junto com um procedimento para redução de estados e com um programa que sintetiza circuitos lógicos a partir dos diagramas de estados destas máquinas. Uma versão melhorada do programa LÓGICO é apresentada e seu desempenho é ilustrado através dos resultados de seu uso em alguns circuitos lógicos práticosAbstract: This work deals with some aspects related to synthesis, analysis and simplification of logic circuits. The boolean algebra is introduced through basic axioms, as well as the dalgorithm for fault detection studying logical circuits. For the minimization of boolean functions a procedure that yields a quasi-minimum cover to the functions is presented. It is based on algorithms originally developped for failure diagnosis, as a indispensable mathematical tool for Comparisons are made with an algebraic procedure based on the Quine-McCluskey method and an improved version of Caruso's method. Numerical studies have shown that the presented method performs better than the ones cited above with regard to workspace requirements. The sequential machines are presented along with a reduction and a program that realizes the logic circuits procedure for state from their Mealy's state diagrams. An improved version of the LOGICO program is presented and used in some cases of practical circuitsMestradoMestre em Engenharia Elétrica[s.n.]Bonatti, Ivanil Sebastião, 1951-Cortês, Mario LúcioDaltrini, Beatriz MasciaBorelli, Walter da CunhaUniversidade Estadual de Campinas (UNICAMP). Faculdade de Engenharia ElétricaPrograma de Pós-Graduação em Engenharia ElétricaUNIVERSIDADE ESTADUAL DE CAMPINASSilva, Alexandre Cesar Rodrigues da19891989-11-10T00:00:00Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdf140 f. : il.(Broch.)https://hdl.handle.net/20.500.12733/1576651SILVA, Alexandre Cesar Rodrigues da. Contribuição a minimização e simulação de circuitos logicos. 1989. 140 f. Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1576651. Acesso em: 2 set. 2024.https://repositorio.unicamp.br/acervo/detalhe/45265Publicação FEEporreponame:Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)instname:Universidade Estadual de Campinas (UNICAMP)instacron:UNICAMPinfo:eu-repo/semantics/openAccess2022-04-27T15:51:45Zoai::45265Biblioteca Digital de Teses e DissertaçõesPUBhttp://repositorio.unicamp.br/oai/tese/oai.aspsbubd@unicamp.bropendoar:2022-04-27T15:51:45Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP) - Universidade Estadual de Campinas (UNICAMP)false
dc.title.none.fl_str_mv Contribuição a minimização e simulação de circuitos logicos
title Contribuição a minimização e simulação de circuitos logicos
spellingShingle Contribuição a minimização e simulação de circuitos logicos
Silva, Alexandre Cesar Rodrigues da
Circuitos lógicos
title_short Contribuição a minimização e simulação de circuitos logicos
title_full Contribuição a minimização e simulação de circuitos logicos
title_fullStr Contribuição a minimização e simulação de circuitos logicos
title_full_unstemmed Contribuição a minimização e simulação de circuitos logicos
title_sort Contribuição a minimização e simulação de circuitos logicos
author Silva, Alexandre Cesar Rodrigues da
author_facet Silva, Alexandre Cesar Rodrigues da
author_role author
dc.contributor.none.fl_str_mv Bonatti, Ivanil Sebastião, 1951-
Cortês, Mario Lúcio
Daltrini, Beatriz Mascia
Borelli, Walter da Cunha
Universidade Estadual de Campinas (UNICAMP). Faculdade de Engenharia Elétrica
Programa de Pós-Graduação em Engenharia Elétrica
UNIVERSIDADE ESTADUAL DE CAMPINAS
dc.contributor.author.fl_str_mv Silva, Alexandre Cesar Rodrigues da
dc.subject.por.fl_str_mv Circuitos lógicos
topic Circuitos lógicos
description Orientador: Ivanil Sebastião Bonatti
publishDate 1989
dc.date.none.fl_str_mv 1989
1989-11-10T00:00:00Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv (Broch.)
https://hdl.handle.net/20.500.12733/1576651
SILVA, Alexandre Cesar Rodrigues da. Contribuição a minimização e simulação de circuitos logicos. 1989. 140 f. Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1576651. Acesso em: 2 set. 2024.
identifier_str_mv (Broch.)
SILVA, Alexandre Cesar Rodrigues da. Contribuição a minimização e simulação de circuitos logicos. 1989. 140 f. Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1576651. Acesso em: 2 set. 2024.
url https://hdl.handle.net/20.500.12733/1576651
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv https://repositorio.unicamp.br/acervo/detalhe/45265
Publicação FEE
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
140 f. : il.
dc.publisher.none.fl_str_mv [s.n.]
publisher.none.fl_str_mv [s.n.]
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
instname:Universidade Estadual de Campinas (UNICAMP)
instacron:UNICAMP
instname_str Universidade Estadual de Campinas (UNICAMP)
instacron_str UNICAMP
institution UNICAMP
reponame_str Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
collection Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP) - Universidade Estadual de Campinas (UNICAMP)
repository.mail.fl_str_mv sbubd@unicamp.br
_version_ 1809188721080139776