Analysis of transistor sizing and folding effectiveness to mitigate soft errors

Detalhes bibliográficos
Autor(a) principal: Assis, Thiago Rocha de
Data de Publicação: 2009
Tipo de documento: Dissertação
Idioma: eng
Título da fonte: Biblioteca Digital de Teses e Dissertações da UFRGS
Texto Completo: http://hdl.handle.net/10183/31135
Resumo: Este trabalho apresenta uma avaliação da eficiência do dimensionamento e particionamento (folding) de transistores para a eliminação ou redução de efeitos de radiação. Durante o trabalho foi construído um modelo de transistor tipo-n MOSFET para a tecnologia 90nm, utilizando modelos preditivos. O transistor 3D modelado foi comparado com o modelo de transistor elétrico PTM level 54 da Arizona State University e os resultados mostraram uma coerência entre os dispositivos. Este transistor modelado foi irradiado por uma série de partículas que caracterizam ambientes terrestres e espaciais. Foi descoberto que a técnica de redimensionamento de transistores tem sua eficiência relacionada ao tipo de partícula do ambiente e não é aplicável em ambientes com partículas com alta energia. Descobriu-se também que aplicando o particionamento de transistores é possível reduzir a amplitude e a duração de erros transientes. A combinação do dimensionamento e o particionamento de transistores pode ser utilizada para a redução de efeitos de radiação incluindo partículas leves e pesadas. Por fim um estudo de caso foi realizado com uma célula de memória estática de 6 transistores utilizando as técnicas mencionadas anteriormente. Os resultados da célula de memória indicaram que a combinação das duas técnicas pode de fato reduzir e até impedir a mudança do estado lógico armazenado na célula.
id URGS_b22440731616ee7a42ff36a1e72a9d83
oai_identifier_str oai:www.lume.ufrgs.br:10183/31135
network_acronym_str URGS
network_name_str Biblioteca Digital de Teses e Dissertações da UFRGS
repository_id_str 1853
spelling Assis, Thiago Rocha deReis, Ricardo Augusto da LuzKastensmidt, Fernanda Gusmão de Lima2011-08-16T06:01:30Z2009http://hdl.handle.net/10183/31135000781810Este trabalho apresenta uma avaliação da eficiência do dimensionamento e particionamento (folding) de transistores para a eliminação ou redução de efeitos de radiação. Durante o trabalho foi construído um modelo de transistor tipo-n MOSFET para a tecnologia 90nm, utilizando modelos preditivos. O transistor 3D modelado foi comparado com o modelo de transistor elétrico PTM level 54 da Arizona State University e os resultados mostraram uma coerência entre os dispositivos. Este transistor modelado foi irradiado por uma série de partículas que caracterizam ambientes terrestres e espaciais. Foi descoberto que a técnica de redimensionamento de transistores tem sua eficiência relacionada ao tipo de partícula do ambiente e não é aplicável em ambientes com partículas com alta energia. Descobriu-se também que aplicando o particionamento de transistores é possível reduzir a amplitude e a duração de erros transientes. A combinação do dimensionamento e o particionamento de transistores pode ser utilizada para a redução de efeitos de radiação incluindo partículas leves e pesadas. Por fim um estudo de caso foi realizado com uma célula de memória estática de 6 transistores utilizando as técnicas mencionadas anteriormente. Os resultados da célula de memória indicaram que a combinação das duas técnicas pode de fato reduzir e até impedir a mudança do estado lógico armazenado na célula.In this work the transistor sizing and folding techniques were evaluated for SET robustness in a 90nm MOSFET technology using a 3D device model. A n-type MOSFET transistor using a 90nm technology predictive profile was modeled and functional behavior compared with PTM level 54 model showing a fit of the device with the PTM. During simulations the modeled device was irradiated in a simulation environment using particles with the profile of sea and space level ions. The radiation effects simulation had indicated that the transistor sizing can be more or less efficient to reduce SET according to the collected charge. It was found that for environments with high energy particle, transistor sizing was not able to reduce soft errors intensity. The use of folding has shown significant reduction of the amplitude and duration of the transient pulse, making this technique very useful to reduce soft errors. For alpha particles and heavy ions the combination of transistor folding and sizing had shown to be an effective combination to enhance the reliability of the circuits. A 6T SRAM cell was modeled to evaluate transistor sizing and folding techniques and the results confirmed the efficiency of folding plus sizing to reduce the effects of radiation.application/pdfengMicroeletrônicaCmosDeteccao : ErrosTolerancia : FalhasRadiation effectsSingle event effectTransistor sizingFoldingMicroelectronicsFault toleranceSoft errorsAnalysis of transistor sizing and folding effectiveness to mitigate soft errorsAnálise da influência do dimensionamento e partição de transistores e na proteção de circuitos contra efeitos de radiação info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisUniversidade Federal do Rio Grande do SulInstituto de InformáticaPrograma de Pós-Graduação em ComputaçãoPorto Alegre, BR-RS2009mestradoinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSTEXT000781810.pdf.txt000781810.pdf.txtExtracted Texttext/plain172946http://www.lume.ufrgs.br/bitstream/10183/31135/2/000781810.pdf.txt6dfc074234003c20df98439e748ed3a6MD52ORIGINAL000781810.pdf000781810.pdfTexto completo (inglês)application/pdf3305852http://www.lume.ufrgs.br/bitstream/10183/31135/1/000781810.pdfd86f6359d78c16a1ba1d37d3bf453c8bMD51THUMBNAIL000781810.pdf.jpg000781810.pdf.jpgGenerated Thumbnailimage/jpeg1111http://www.lume.ufrgs.br/bitstream/10183/31135/3/000781810.pdf.jpg2e4d32ebd7762c8d44e03ed96d2a21fbMD5310183/311352021-05-26 04:37:55.287002oai:www.lume.ufrgs.br:10183/31135Biblioteca Digital de Teses e Dissertaçõeshttps://lume.ufrgs.br/handle/10183/2PUBhttps://lume.ufrgs.br/oai/requestlume@ufrgs.br||lume@ufrgs.bropendoar:18532021-05-26T07:37:55Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false
dc.title.pt_BR.fl_str_mv Analysis of transistor sizing and folding effectiveness to mitigate soft errors
dc.title.alternative.en.fl_str_mv Análise da influência do dimensionamento e partição de transistores e na proteção de circuitos contra efeitos de radiação
title Analysis of transistor sizing and folding effectiveness to mitigate soft errors
spellingShingle Analysis of transistor sizing and folding effectiveness to mitigate soft errors
Assis, Thiago Rocha de
Microeletrônica
Cmos
Deteccao : Erros
Tolerancia : Falhas
Radiation effects
Single event effect
Transistor sizing
Folding
Microelectronics
Fault tolerance
Soft errors
title_short Analysis of transistor sizing and folding effectiveness to mitigate soft errors
title_full Analysis of transistor sizing and folding effectiveness to mitigate soft errors
title_fullStr Analysis of transistor sizing and folding effectiveness to mitigate soft errors
title_full_unstemmed Analysis of transistor sizing and folding effectiveness to mitigate soft errors
title_sort Analysis of transistor sizing and folding effectiveness to mitigate soft errors
author Assis, Thiago Rocha de
author_facet Assis, Thiago Rocha de
author_role author
dc.contributor.author.fl_str_mv Assis, Thiago Rocha de
dc.contributor.advisor1.fl_str_mv Reis, Ricardo Augusto da Luz
dc.contributor.advisor-co1.fl_str_mv Kastensmidt, Fernanda Gusmão de Lima
contributor_str_mv Reis, Ricardo Augusto da Luz
Kastensmidt, Fernanda Gusmão de Lima
dc.subject.por.fl_str_mv Microeletrônica
Cmos
Deteccao : Erros
Tolerancia : Falhas
topic Microeletrônica
Cmos
Deteccao : Erros
Tolerancia : Falhas
Radiation effects
Single event effect
Transistor sizing
Folding
Microelectronics
Fault tolerance
Soft errors
dc.subject.eng.fl_str_mv Radiation effects
Single event effect
Transistor sizing
Folding
Microelectronics
Fault tolerance
Soft errors
description Este trabalho apresenta uma avaliação da eficiência do dimensionamento e particionamento (folding) de transistores para a eliminação ou redução de efeitos de radiação. Durante o trabalho foi construído um modelo de transistor tipo-n MOSFET para a tecnologia 90nm, utilizando modelos preditivos. O transistor 3D modelado foi comparado com o modelo de transistor elétrico PTM level 54 da Arizona State University e os resultados mostraram uma coerência entre os dispositivos. Este transistor modelado foi irradiado por uma série de partículas que caracterizam ambientes terrestres e espaciais. Foi descoberto que a técnica de redimensionamento de transistores tem sua eficiência relacionada ao tipo de partícula do ambiente e não é aplicável em ambientes com partículas com alta energia. Descobriu-se também que aplicando o particionamento de transistores é possível reduzir a amplitude e a duração de erros transientes. A combinação do dimensionamento e o particionamento de transistores pode ser utilizada para a redução de efeitos de radiação incluindo partículas leves e pesadas. Por fim um estudo de caso foi realizado com uma célula de memória estática de 6 transistores utilizando as técnicas mencionadas anteriormente. Os resultados da célula de memória indicaram que a combinação das duas técnicas pode de fato reduzir e até impedir a mudança do estado lógico armazenado na célula.
publishDate 2009
dc.date.issued.fl_str_mv 2009
dc.date.accessioned.fl_str_mv 2011-08-16T06:01:30Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://hdl.handle.net/10183/31135
dc.identifier.nrb.pt_BR.fl_str_mv 000781810
url http://hdl.handle.net/10183/31135
identifier_str_mv 000781810
dc.language.iso.fl_str_mv eng
language eng
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da UFRGS
instname:Universidade Federal do Rio Grande do Sul (UFRGS)
instacron:UFRGS
instname_str Universidade Federal do Rio Grande do Sul (UFRGS)
instacron_str UFRGS
institution UFRGS
reponame_str Biblioteca Digital de Teses e Dissertações da UFRGS
collection Biblioteca Digital de Teses e Dissertações da UFRGS
bitstream.url.fl_str_mv http://www.lume.ufrgs.br/bitstream/10183/31135/2/000781810.pdf.txt
http://www.lume.ufrgs.br/bitstream/10183/31135/1/000781810.pdf
http://www.lume.ufrgs.br/bitstream/10183/31135/3/000781810.pdf.jpg
bitstream.checksum.fl_str_mv 6dfc074234003c20df98439e748ed3a6
d86f6359d78c16a1ba1d37d3bf453c8b
2e4d32ebd7762c8d44e03ed96d2a21fb
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)
repository.mail.fl_str_mv lume@ufrgs.br||lume@ufrgs.br
_version_ 1810085206356393984