Protótipo virtual da estratégia DTC aplicada a motores de indução usando linguagem VHDL

Detalhes bibliográficos
Autor(a) principal: Castoldi, Marcelo Favoretto
Data de Publicação: 2006
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da USP
Texto Completo: http://www.teses.usp.br/teses/disponiveis/18/18133/tde-15042007-233533/
Resumo: Este trabalho desenvolve a simulação do controle de velocidade de motor de indução com a técnica de controle direto de torque (Direct Torque Control - DTC), sendo executada em um dispositivo lógico programável tipo FPGA (Field Programable Gate Array). A simulação é realizada usando-se dois programas: O MATLAB/Simulink e o ModelSim, sendo que estes dois programas trabalham em modo de co-simulação provida pelo toolbox Link-for-ModelSim do Simulink. Enquanto a dinâmica do motor e do inversor é executada no MATLAB, o algoritmo de controle da estratégia DTC é executada no ModelSim. O algoritmo de acionamento DTC é escrito em linguagem de descrição de hardware VHDL (Very High Speed Integrated Circuit Hardware Description Language - VHSIC HDL) e utiliza a aritmética de ponto flutuante. Os resultados das simulações são apresentados e analisados no final deste trabalho.
id USP_6caff455557f80cba0fbf89e40781d7a
oai_identifier_str oai:teses.usp.br:tde-15042007-233533
network_acronym_str USP
network_name_str Biblioteca Digital de Teses e Dissertações da USP
repository_id_str 2721
spelling Protótipo virtual da estratégia DTC aplicada a motores de indução usando linguagem VHDLVirtual prototype of the DTC strategy applied to induction motors using VHDL codeControle DTCDTCFPGAFPGAInduction motorLinguagem VHDLMotor de induçãoVHDL codeEste trabalho desenvolve a simulação do controle de velocidade de motor de indução com a técnica de controle direto de torque (Direct Torque Control - DTC), sendo executada em um dispositivo lógico programável tipo FPGA (Field Programable Gate Array). A simulação é realizada usando-se dois programas: O MATLAB/Simulink e o ModelSim, sendo que estes dois programas trabalham em modo de co-simulação provida pelo toolbox Link-for-ModelSim do Simulink. Enquanto a dinâmica do motor e do inversor é executada no MATLAB, o algoritmo de controle da estratégia DTC é executada no ModelSim. O algoritmo de acionamento DTC é escrito em linguagem de descrição de hardware VHDL (Very High Speed Integrated Circuit Hardware Description Language - VHSIC HDL) e utiliza a aritmética de ponto flutuante. Os resultados das simulações são apresentados e analisados no final deste trabalho.This work presents a simulation of induction motor speed control using the technique of direct torque control (DTC), performed in a reprogrammable device type FPGA. The simulation is performed using two programs: MATLAB/Simulink and ModelSim, where these two programs work in a co-simulation mode, provide by Link for ModelSim toolbox from Simulink. While the motor and inverter dynamics is performed in MATLAB, the control algorithm of DTC technique runs in the ModelSim program. The algorithm of DTC drive is written in hardware description language (VHDL) and use the float point arithmetic. The simulation results are presented and analyzed in the end of this work.Biblioteca Digitais de Teses e Dissertações da USPAguiar, Manoel Luis deCastoldi, Marcelo Favoretto2006-11-23info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttp://www.teses.usp.br/teses/disponiveis/18/18133/tde-15042007-233533/reponame:Biblioteca Digital de Teses e Dissertações da USPinstname:Universidade de São Paulo (USP)instacron:USPLiberar o conteúdo para acesso público.info:eu-repo/semantics/openAccesspor2016-07-28T16:09:51Zoai:teses.usp.br:tde-15042007-233533Biblioteca Digital de Teses e Dissertaçõeshttp://www.teses.usp.br/PUBhttp://www.teses.usp.br/cgi-bin/mtd2br.plvirginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.bropendoar:27212016-07-28T16:09:51Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)false
dc.title.none.fl_str_mv Protótipo virtual da estratégia DTC aplicada a motores de indução usando linguagem VHDL
Virtual prototype of the DTC strategy applied to induction motors using VHDL code
title Protótipo virtual da estratégia DTC aplicada a motores de indução usando linguagem VHDL
spellingShingle Protótipo virtual da estratégia DTC aplicada a motores de indução usando linguagem VHDL
Castoldi, Marcelo Favoretto
Controle DTC
DTC
FPGA
FPGA
Induction motor
Linguagem VHDL
Motor de indução
VHDL code
title_short Protótipo virtual da estratégia DTC aplicada a motores de indução usando linguagem VHDL
title_full Protótipo virtual da estratégia DTC aplicada a motores de indução usando linguagem VHDL
title_fullStr Protótipo virtual da estratégia DTC aplicada a motores de indução usando linguagem VHDL
title_full_unstemmed Protótipo virtual da estratégia DTC aplicada a motores de indução usando linguagem VHDL
title_sort Protótipo virtual da estratégia DTC aplicada a motores de indução usando linguagem VHDL
author Castoldi, Marcelo Favoretto
author_facet Castoldi, Marcelo Favoretto
author_role author
dc.contributor.none.fl_str_mv Aguiar, Manoel Luis de
dc.contributor.author.fl_str_mv Castoldi, Marcelo Favoretto
dc.subject.por.fl_str_mv Controle DTC
DTC
FPGA
FPGA
Induction motor
Linguagem VHDL
Motor de indução
VHDL code
topic Controle DTC
DTC
FPGA
FPGA
Induction motor
Linguagem VHDL
Motor de indução
VHDL code
description Este trabalho desenvolve a simulação do controle de velocidade de motor de indução com a técnica de controle direto de torque (Direct Torque Control - DTC), sendo executada em um dispositivo lógico programável tipo FPGA (Field Programable Gate Array). A simulação é realizada usando-se dois programas: O MATLAB/Simulink e o ModelSim, sendo que estes dois programas trabalham em modo de co-simulação provida pelo toolbox Link-for-ModelSim do Simulink. Enquanto a dinâmica do motor e do inversor é executada no MATLAB, o algoritmo de controle da estratégia DTC é executada no ModelSim. O algoritmo de acionamento DTC é escrito em linguagem de descrição de hardware VHDL (Very High Speed Integrated Circuit Hardware Description Language - VHSIC HDL) e utiliza a aritmética de ponto flutuante. Os resultados das simulações são apresentados e analisados no final deste trabalho.
publishDate 2006
dc.date.none.fl_str_mv 2006-11-23
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://www.teses.usp.br/teses/disponiveis/18/18133/tde-15042007-233533/
url http://www.teses.usp.br/teses/disponiveis/18/18133/tde-15042007-233533/
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv
dc.rights.driver.fl_str_mv Liberar o conteúdo para acesso público.
info:eu-repo/semantics/openAccess
rights_invalid_str_mv Liberar o conteúdo para acesso público.
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.coverage.none.fl_str_mv
dc.publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
dc.source.none.fl_str_mv
reponame:Biblioteca Digital de Teses e Dissertações da USP
instname:Universidade de São Paulo (USP)
instacron:USP
instname_str Universidade de São Paulo (USP)
instacron_str USP
institution USP
reponame_str Biblioteca Digital de Teses e Dissertações da USP
collection Biblioteca Digital de Teses e Dissertações da USP
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)
repository.mail.fl_str_mv virginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.br
_version_ 1815256988457631744